source: anr/coach_summary_fr.txt @ 385

Last change on this file since 385 was 272, checked in by alain, 15 years ago
File size: 3.8 KB
RevLine 
[272]1L'objectif du projet COACH est de fournir un environnement complet de conception de systèmes numériques multi-processeurs qui cible les circuits FPGA.  Cet environnement sera basé sur la plate-forme SocLib de prototypage virtuel. Ces systèmes numériques sont en général intégrés dans un ou plusieurs circuits et il y a principalement deux types d'applications:
2    - des applications autonomes comme celles embarquées dans des PDA, des composants domotiques ou des réseaux de capteurs;
3    - des cartes d'extension connectées à un PC pour du calcul haute performance (HPC) ou du traitement de signal haute performance (HSSP).
[271]4
5Le projet COACH fournira trois patrons architecturaux.
[272]6    - Le patron architectural neutre qui sera basé sur la bibliothèque d'IP cores de
[271]7          SocLib et sur l'infrastructure de communication VCI/OCP.
8      VCI/OCP communication infrastructure.
[272]9    - Le patron architectural Altera qui sera basé sur la bibliothèque d'IP cores d'Altera,
[271]10      le bus AVALON et le processeur NIOS.
[272]11    - Le patron architectural Xilinx qui sera basé sur la bibliothèque d'IP cores de Xilinx,
[271]12      le bus PLB et le processeur Microblaze.
13
[272]14L'environnement de conception COACH sera conçu pour être utilisable pas un concepteur système. Pour cela il masquera aux utilisateurs les caractéristiques matérielles fines. De plus les descriptions des applications seront totalement indépendante des patrons architecturaux ainsi que du circuit FPGA visé.
[271]15
[272]16Pour atteindre ces objectifs ambitieux, le projet repose sur la complémentarité et l'expérience des partenaires dans les domaines suivants:
17    - système d'exploitation et middleware de communication (Tima, Lip6),
18    - architectures MPSoC (Tima, Lab-Sticc, Lip6),
19    - architectures ASIP (Inria/Cairn),
20    - synthèse de haut niveau (Tima, Lab-Sticc, Lip6), et compilation (Ens-Lyon/Lip).
[271]21
[272]22Le projet COACH ne démarre pas de rien mais s'appuie fortement sur la plate-forme SocLib (DSX, bibliothèque de composants), sur les systèmes d'exploitation (MUTEKH, DNA/OS).  Il tirera également profit de plusieurs outils existants: les outils UGH et GAUT pour la synthèse de haut niveau, le projet ROMA pour les processeurs à instructions spécifiques (ASIP), les outils SYNTOL et BEE pour les transformations et l'analyse au niveau source, les bibliothèques de composants d'Altera et Xilinx.  Enfin il utilisera les outils de synthèse logique et physique d'Altera et de Xilinx pour générer les bitstreams de configuration des FPGA.
[271]23
[272]24Les deux plus grandes sociétés du domaine des FPGA sont impliquées dans le projet. Xilinx est partenaire du projet.  Altera contribue au projet en fournissant au projet de la documentation et des cartes de développement.  Ces deux sociétés sont très motivées à aider ce projet pour générer des bitstreams optimisés pour leurs circuits FPGA.
[271]25
[272]26Le rôle des partenaires industriels Bull, Thales, Navtel and Flexras est de fournir des applications industrielles pour évaluer les performances de l'environnement COACH ainsi que mesurer les gains de productivité obtenus.
[271]27
[272]28Conformément à la politique générale de la plate-forme SocLib, le projet COACH sera sous licence libre, et disponible sur le serveur de la plate-forme SocLib.  Les patrons architecturaux et les logiciels seront distribués sous la licence GPL, les modèles en VHDL synthétisable des composants du patron architectural neutre seront distribués aussi librement mais leur utilisation sera restreinte à un usage non commercial. Pour une utilisation commerciale de ces composants, les concepteurs de ces modèles fourniront des licences commerciales soit directement à l'utilisateur final soit à une tierce partie.
29
30Finalement, le projet COACH est soutenu par un grand nombre de PME comme le montrent les lettres d'intérêt qui ont été collectées:
31    - ADACSYS
32    - MDS
33    - INPIXAL
34    - CAMKA System
35    - ATEME
36    - ALSIM
37    - SILICOMP-AQL
38    - ABOUND Logic
39    - EADS-ASTRIUM
Note: See TracBrowser for help on using the repository browser.