45 | | * Cache: XXXX + YYYY * (dcache_lines*dcache_words+icache_lines*icache_words) |
46 | | * !MultiRam: XXXX + YYYY * size (en octets) |
47 | | * Mips: XXXX |
48 | | * Contrôleur Mwmr: XXXX |
49 | | * Vgmn |
50 | | * sans clusters: XXXX * nb_initiateur + YYYY * nb_cible |
51 | | * avec clusters: XXXX * nb_cluster |
52 | | * !LocalCrossbar: XXXX * nb_initiateur + YYYY * nb_cible |
53 | | * Coprocesseur IDCT matériel: XXXX + YYYY / latence |
54 | | * Tg: XXXX |
55 | | * Ramdac: XXXX |
| 45 | * Cache: 0.008mm^2^ + 0.05mm^2^ * size (en Ko) |
| 46 | * !MultiRam: 0.05mm^2^ * size (en Ko) |
| 47 | * Mips: 0.16mm^2^ |
| 48 | * Contrôleur Mwmr: 0.013mm^2^ par canal MWMR |
| 49 | * !LocalCrossbar: 0.005mm^2^ * nb_initiateur * nb_cible |
| 50 | * Vgmn: 0.01mm^2^ * nb_initiateur * nb_cible (si archi clusterisée, nb_initiateur = nb_cible = nb_clusters) |
| 51 | * Coprocesseur IDCT matériel: 0.01mm^2^ + 70mm^2^ / latence (en cycles) |
| 52 | * Tg: 0.3mm^2^ |
| 53 | * Ramdac: 0.01mm^2^ + 0.05mm^2^ * size ram video (en Ko, 1 pixel = 1 octet) |
| 54 | |
| 55 | ''Ces valeurs sont données à titre indicatif, pour une technologie fictive. Elle devraient être redéfinies |
| 56 | pour le procédé de fabrication visé.'' |