| | 1 | [[PageOutline]] |
| | 2 | |
| | 3 | = Description de l'Architecture = |
| | 4 | |
| | 5 | == ISA == |
| | 6 | |
| | 7 | L'ISA utilisé est l'OpenRISC 1000. Définit Damjan Lampret, et dont la première implémentation de cette norme est l'OpenRISC 1200, un processeur scalaire pipeline 5 étages. |
| | 8 | |
| | 9 | D'après ces concepteurs cette ISA ce veux : |
| | 10 | |
| | 11 | * libre et ouvert |
| | 12 | * simple et performante ciblant les environnement principalement embarqué |
| | 13 | * fléxible (définition de plusieurs sous ensembles dont des instructions flottantes ou vectorielles) |
| | 14 | * supportant la mémoire virtuelle et la cohérence des caches |
| | 15 | * ... |
| | 16 | |
| | 17 | == Architecture == |
| | 18 | |
| | 19 | |
| | 20 | ---- |
| | 21 | * [wiki:fr-Architecture_Predictor Prédicteur de Branchement ] |
| | 22 | |
| | 23 | Le prédicteur de branchement en détail. |
| | 24 | |
| | 25 | * [wiki:fr-Architecture_Execute_Unit Unité d'execution ] |
| | 26 | |
| | 27 | L'unité d'éxecution dans ses moindres détails. |
| | 28 | |