Changes between Initial Version and Version 1 of fr-State_of_art


Ignore:
Timestamp:
Apr 16, 2008, 3:15:36 PM (17 years ago)
Author:
kane
Comment:

--

Legend:

Unmodified
Added
Removed
Modified
  • fr-State_of_art

    v1 v1  
     1[[PageOutline]]
     2
     3= Etat de l'art =
     4
     5Dans le domaine des processeurs libre, 8 projets ont retenus notre attention.
     6
     7== OpenRISC 1200 ==
     8[http://www.opencores.org/pnews.cgi/list/or1k                                      Lien vers ce projet]
     9
     10L'OpenRISC est l'un des nombreux projets issues d'!OpenCore. Il s'agit d'un processeur RISC scalaire 32 bits. Il possède un pipeline entier de 5 étages. Avec support de cache, mémoire virtuel et d'instruction DSP. Le jeux d'instruction provient de l'ISA OpenRISC 1000 (sous ensemble ORBIS32)
     11
     12== LEON 2 ==
     13[http://www.gaisler.com/cms/index.php?option=com_content&task=view&id=12&Itemid=52 Lien vers ce projet]
     14
     15LEON  est un processeur 32 bit RISC open source, compatible SPARC V8 développé par l'ingénieur suédois Jiri GAISLER pour l'ESA. Le modèle est hautement configurable (en particulier sa hierarchie de cache.)
     16
     17== LEON 3 ==
     18[http://www.gaisler.com/cms/index.php?option=com_content&task=view&id=13&Itemid=53 Lien vers ce projet]
     19
     20Nouvelle version du LEON, le pipeline est plus profonds (7 étages), support SMP
     21
     22== OpenSparcS1 ==
     23[http://s1.sunsource.net/                                                          Lien vers ce projet]
     24
     251 coeur  RISC scalaire 64bits pipeline 6 étages et CMT de degré 4. ISA Sparc V9
     26
     27== OpenSparcT1 ==
     28[http://opensparc-t1.sunsource.net/index.html                                      Lien vers ce projet]
     29
     308 coeurs RISC scalaire 64bits pipeline 6 étages et CMT de degré 4. ISA Sparc V9
     31
     32== Mico32 ==
     33[http://www.latticesemi.com/products/intellectualproperty/ipcores/mico32/index.cfm Lien vers ce projet]
     34
     35Processeur 32 bits à architecture Harvard. Jeux d'instructions de type RISC, Architecture RISC, 32 registres généraux
     36
     37Interface mémoire de type "WISHBONE"
     38
     39== !OpenFire ==
     40[http://www.ccm.ece.vt.edu/~scraven/openfire.html                                  Lien vers ce projet]
     41
     42Clone du softcore !MicroBlaze de Xilinx
     43
     44== aeMB ==
     45[http://www.opencores.org/projects.cgi/web/aemb/overview                           Lien vers ce projet]
     46
     47Egalement un clone du !MicroBlaze
     48
     49== MANIK ==
     50[http://www.niktech.com/index.htm                                                  Lien vers ce projet]
     51
     52= Comparatif =
     53
     54 ||              ||Souplesse||Performance (ILP)||Performance (TLP)||
     55 ||OpenRISC 1200 ||x  ||   ||x  ||
     56 ||Leon 2        ||xxx||x  ||   ||
     57 ||Leon 3        ||xxx||x  ||x  ||
     58 ||OpenSparcS1   ||   ||xx ||   ||
     59 ||OpenSparcT1   ||   ||xx ||xxx||
     60 ||Mico32        ||   ||   ||   ||
     61 ||!OpenFire     ||   ||   ||   ||
     62 ||aeMB          ||   ||   ||   ||
     63 ||MANIK         ||   ||   ||   ||