Changes between Version 68 and Version 69 of WikiStart


Ignore:
Timestamp:
Jul 30, 2017, 6:51:38 AM (8 years ago)
Author:
franck
Comment:

--

Legend:

Unmodified
Added
Removed
Modified
  • WikiStart

    v68 v69  
    66
    77 ||||||||||||   **Cours**                                                                                                                   ||
    8  |||| mercredi || 8h45-10h30            |||| Amphi 56A                               || Franck Wajsbürt              ||
     8 |||| lundi || 8h45-10h30            |||| Amphi 45B                               || Franck Wajsbürt              ||
    99 ||||||||||||||
    1010 ||||||||||||   **TD - TP**                                                                                    ||
    11  ||**G1**|| lundi         || 16h00-19h45 || TD Barre 14-15 salle 103 || TP Barre 14-15 salle 307 || Alain Greiner                ||
    12  ||**G2**|| lundi         || 10h45-15h45 || TD Barre 24-25 Salle 103 || TP Barre 24-25 Salle 302  || Franck Wajsbürt          ||
    13  ||**G3**|| mercredi  || 14h00-17h45 || TD Barre 24-34 Salle 203 || TP Barre 24-25 Salle 302 || Quentin Meunier          ||
    14  ||**G4**|| vendredi  || 14h00-17h45 || TD Barre 23-24 Salle 312 || TP Barre 14-15 Salle 308 || Emmanuelle Encrenaz ||
     11 ||**G1**|| lundi         || 10h45-15h45 || TD Barre 24-25 Salle 102 || TP Barre 24-25 Salle 302  || Franck Wajsbürt          ||
     12 ||**G2**|| lundi         || 16h00-19h45 || TD Barre 14-15 salle 104 || TP Barre 14-15 salle 308 || Alain Greiner                ||
     13 ||**G3**|| mercredi  || 14h00-17h45 || TD Barre 24-34 Salle 104 || TP Barre 14-15 Salle 401 || Quentin Meunier          ||
     14 ||**G4**|| vendredi  || 14h00-17h45 || TD Barre 23-24 Salle 105 || TP Barre 14-15 Salle 301 || Emmanuelle Encrenaz ||
    1515
    1616{{{#!protected
    17  ||             ||   Cours  8H45 (56A)                                                                  ||      TD/TP                                                || Interro ||
    18  || 36  || C1: Introduction  & Architecture externe MIPS32                      ||                                                                 ||     ||   
    19  || 37  || C2: Utilisation de la pile & appels de fonctions                     || TD1: Programmation Assembleur         [[BR]] TP1: Présentation XSPIM || ||
    20  || 38  || C3: Interruptions / Exceptions /Trappes + GCC                        || TD2: Appels de fonctions                     [[BR]] TP2: Programmation fonctions / XSPIM     || ||
    21  || 39      || C4: Bus système et périphériques / GIET                                 || TD3: Programme complet                     [[BR]]TP3: Génération de code GCC / XSPIM || ||
    22  || 40  || C5: Hiérarchie mémoire et techniques de cache                        || TD4: Architecture mono-processeur   [[BR]] TP4: Génération de code pour SoCLib || Assemb ||
    23  || 41  || C6: Caches (suite) Interrupts, exceptions, trappes                   || TD5:  Principe des mémoires cache    [[BR]] TP5: Effets de cache || ||       
    24  || 42  || C7: Accès aux périphériques : ICU, TTY, TIMER                        || TD6:  Performances  caches                [[BR]] TP6: Perfs  caches || Caches ||
    25  || 43  || C8: Périphériques DMA : contrôleurs disque et réseau         || TD7: Analyse GIET                                 [[BR]] TP7: Communications par interruptions       || ||
    26  || 44       ||                                                                                                 || TD8  & TP8 (groupe du vendredi)       || ||
    27  || 45  || C9: Multiplexage temporel & Commutation de tâches            || TD8: Périphériques DMA                      [[BR]] TP8: contrôleurs IOC, DMA et FB   || ||
    28  || 46  || C10: Principe Mémoire Virtuelle et MMU/TLB                           || TD9: Commutation de tâches              [[BR]] TP9: Commutation de tâches || Giet ||
    29  || 47  || C11: Programmation parallèle multi-tâches et synchro         || TD10: Partage du bus système            [[BR]] TP10: Architecture multi-processeur || ||
    30  || 48  ||                                                                                                      || TD11: mémoire virtuelle                        [[BR]] TP11: Rattrapage       || Switch ||
    31  || 49  ||||||    Révisions              ||
    32  || 50  ||||||  Examen Session1  ||     
     17 ||             ||   **Cours**                                                                  ||      **TD/TP**                                                    || **Interro** ||
     18 || **36**|| C1: Introduction  & Architecture externe MIPS32                    ||                                                                 ||     ||   
     19 || **37**|| C2: Utilisation de la pile & appels de fonctions                   || TD1: Programmation Assembleur         [[BR]] TP1: Présentation XSPIM || ||
     20 || **38**|| C3: Interruptions / Exceptions /Trappes + GCC                      || TD2: Appels de fonctions                     [[BR]] TP2: Programmation fonctions / XSPIM     || ||
     21 || **39** || C4: Bus système et périphériques / GIET                                   || TD3: Programme complet                     [[BR]]TP3: Génération de code GCC / XSPIM || ||
     22 || **40**|| C5: Hiérarchie mémoire et techniques de cache                      || TD4: Architecture mono-processeur   [[BR]] TP4: Génération de code pour SoCLib || Assemb ||
     23 || **41**      || C6: Caches (suite) Interrupts, exceptions, trappes                   || TD5:  Principe des mémoires cache    [[BR]] TP5: Effets de cache || ||       
     24 || **42**|| C7: Accès aux périphériques : ICU, TTY, TIMER                      || TD6:  Performances  caches                [[BR]] TP6: Perfs  caches || Caches ||
     25 || **43**|| C8: Périphériques DMA : contrôleurs disque et réseau               || TD7: Analyse GIET                                 [[BR]] TP7: Communications par interruptions       || ||
     26 || **44**||                                                                                                    || TD8  & TP8 (groupe du vendredi)       || ||
     27 || **45**|| C9: Multiplexage temporel & Commutation de tâches          || TD8: Périphériques DMA                      [[BR]] TP8: contrôleurs IOC, DMA et FB   || ||
     28 || **46**|| C10: Principe Mémoire Virtuelle et MMU/TLB                         || TD9: Commutation de tâches              [[BR]] TP9: Commutation de tâches || Giet ||
     29 || **47**|| C11: Programmation parallèle multi-tâches et synchro               || TD10: Partage du bus système            [[BR]] TP10: Architecture multi-processeur || ||
     30 || **48** ||                                                                                                   || TD11: mémoire virtuelle                        [[BR]] TP11: Rattrapage       || Switch ||
     31 || **49** ||||||         Révisions              ||
     32 || **50** ||||||  Examen Session1       ||     
    3333}}}
    3434== Sujets de TD ==