Changes between Version 78 and Version 79 of WikiStart


Ignore:
Timestamp:
Oct 19, 2017, 11:59:29 AM (8 years ago)
Author:
franck
Comment:

--

Legend:

Unmodified
Added
Removed
Modified
  • WikiStart

    v78 v79  
    1414 ||**G4**|| vendredi  || 14h00-17h45 || TD Barre 24-25 Salle 105 || TP Barre 14-15 Salle 301 || Quentin Meunier  ||
    1515
    16  ||             ||   **Cours**                                                                                  ||      **TD/TP**                                                                                                                       || **Interro** ||
    17  || **37**|| C1: Introduction  & Architecture externe MIPS32                    ||                                                                                                                                              || ||   
    18  || **38**|| C2: Utilisation de la pile & appels de fonctions                   || TD1: Programmation Assembleur         [[BR]] TP1: Présentation XSPIM                         || ||
    19  || **39**|| C3: Interruptions / Exceptions /Trappes + GCC                      || TD2: Appels de fonctions                     [[BR]] TP2: Programmation fonctions / XSPIM     || ||
    20  || **40** || C4: Bus système et périphériques / GIET                           || TD3: Programme complet                     [[BR]]TP3: Génération de code GCC / XSPIM  || ||
    21  || **41**|| C5: Hiérarchie mémoire et techniques de cache                      || TD4: Architecture mono-processeur   [[BR]] TP4: Génération de code pour SoCLib   || Assemb ||
    22  || **42**|| C6: Caches (suite) Interrupts, exceptions, trappes                 || TD5:  Principe des mémoires cache    [[BR]] TP5: Effets de cache                                || ||       
    23  || **43**|| C7: Accès aux périphériques : ICU, TTY, TIMER                      || TD6:  Performances  caches                [[BR]] TP6: Perfs  caches                                   || Caches ||
    24  || **44**||||||   Vacances   ||
    25  || **45**||||||   Partiel   ||
    26  || **46**|| C8: Périphériques DMA : contrôleurs disque et réseau               || TD7: Analyse GIET                                [[BR]] TP7: Communications par interruptions        || ||
    27  || **47**|| C9: Multiplexage temporel & Commutation de tâches          || TD8: Périphériques DMA                      [[BR]] TP8: contrôleurs IOC, DMA et FB           || ||
    28  || **48**|| C10: Principe Mémoire Virtuelle et MMU/TLB                         || TD9: Commutation de tâches              [[BR]] TP9: Commutation de tâches                  || Giet ||
    29  || **49**||||||   Activités à définir   ||
    30  || **50**|| C11: Programmation parallèle multi-tâches et synchro               || TD10: Partage du bus système            [[BR]] TP10: Architecture multi-processeur      || ||
    31  || **51** ||                                                                                                   || TD11: mémoire virtuelle                        [[BR]] TP11: Rattrapage                                       || Switch ||
    32  || **52** ||||||  Vacances              ||
    33  || **1** ||||||          Vacances              ||
    34  || **2** ||||||  Examen Session1        ||     
     16 ||        || **Cours**                                            ||                                          **TD/TP**                           || **Interro**            ||
     17 || **37** || C1: Introduction & Architecture externe MIPS32       ||                                                                              ||                         ||
     18 || **38** || C1*: Asembleur MIPS                                  || TD1: Programmation Assembleur [[BR]] TP1: Présentation XSPIM                 ||                        ||
     19 || **39** || C2: Utilisation de la pile & appels de fonctions     || TD2: Appels de fonctions [[BR]] TP2: Programmation fonctions / XSP:IM        ||                        ||
     20 || **40** || C3: Interruptions / Exceptions /Trappes + GCC        || TD3: Programme complet [[BR]]TP3: Génération de code GCC / XSPIM             ||                        ||
     21 || **41** || C4: Bus système et périphériques / GIET              || TD4: Architecture mono-processeur [[BR]] TP4: Génération de code pour SoCLib || Assemb                  ||
     22 || **42** || C5: Hiérarchie mémoire et techniques de cache        || TD5: Principe des mémoires cache [[BR]] TP5: Effets de cache                 ||                         ||
     23 || **43** || C6: Caches (suite) Interrupts, exceptions, trappes   || TD6: Performances caches [[BR]] TP6: Perfs caches                            || Cache [[BR]] (corrigée) ||
     24 || **44** ||||||  Vacances  ||
     25 || **45** ||||||  Partiel corrigé  ||
     26 || **46** || C7: Accès aux périphériques : ICU, TTY, TIMER        || TD7: Analyse GIET [[BR]] TP7: Communications par interruptions               || Cache                  ||
     27 || **47** || C8: Périphériques DMA : contrôleurs disque et réseau || TD8: Périphériques DMA [[BR]] TP8: contrôleurs IOC, DMA et FB                ||                        ||
     28 || **48** || C9: Multiplexage temporel & Commutation de tâches    || TD9: Commutation de tâches [[BR]] TP9: Commutation de tâches                 || Giet                    ||
     29 || **49** || C10: Principe Mémoire Virtuelle et MMU/TLB           || TD10: Partage du bus système [[BR]] TP10: Architecture multi-processeur      ||                         ||
     30 || **50** || C11: Programmation parallèle multi-tâches et synchro || TD11: mémoire virtuelle [[BR]] TP11: Rattrapage                              || Switch                  ||
     31 || **51** || C11*: Révisions guidées  || || ||
     32 || **52** ||||||  Vacances  ||
     33 || **1**  ||||||  Vacances ||
     34 || **2**  ||||||  Examen Session1  ||
    3535
    3636== Sujets de TD ==