= Architecture Logicielle et Matérielle des Ordinateurs (ALMO) - 3I004 = == Organisation 2017 == [https://www-licence.ufr-info-p6.jussieu.fr/lmd/licence/2017/ue/3I004-2017oct/index.php?maquette=1 Site annuel du module ALMO sur le site de la licence] |||||||||||| **Cours** || |||| lundi || 8h45-10h30 |||| Amphi 45B || Franck Wajsbürt || |||||||||||||| |||||||||||| **TD - TP** || ||**G1**|| lundi || 10h45-15h45 || TD Barre 24-25 Salle 102 || TP Barre 24-25 Salle 302 || Franck Wajsbürt || ||**G2**|| lundi || 16h00-19h45 || TD Barre 24-25 salle 104 || TP Barre 14-15 salle 308 || Alain Greiner || ||**G3**|| mercredi || 14h00-17h45 || TD Barre 24-25 Salle 104 || TP Barre 14-15 Salle 401 || Amir Charif || ||**G4**|| vendredi || 14h00-17h45 || TD Barre 24-25 Salle 105 || TP Barre 14-15 Salle 301 || Quentin Meunier || || || **Cours** || **TD/TP** || **Interro** || || **37** || C1: Introduction & Architecture externe MIPS32 || || || || **38** || C1*: Asembleur MIPS || TD1: Programmation Assembleur [[BR]] TP1: Présentation XSPIM || || || **39** || C2: Utilisation de la pile & appels de fonctions || TD2: Appels de fonctions [[BR]] TP2: Programmation fonctions / XSP:IM || || || **40** || C3: Interruptions / Exceptions /Trappes + GCC || TD3: Programme complet [[BR]]TP3: Génération de code GCC / XSPIM || || || **41** || C4: Bus système et périphériques / GIET || TD4: Architecture mono-processeur [[BR]] TP4: Génération de code pour SoCLib || Assemb || || **42** || C5: Hiérarchie mémoire et techniques de cache || TD5: Principe des mémoires cache [[BR]] TP5: Effets de cache || || || **43** || C6: Caches (suite) Interrupts, exceptions, trappes || TD6: Performances caches [[BR]] TP6: Perfs caches || Cache [[BR]] (corrigée) || || **44** |||||| Vacances || || **45** |||||| Partiel corrigé || || **46** || C7: Accès aux périphériques : ICU, TTY, TIMER || TD7: Analyse GIET [[BR]] TP7: Communications par interruptions || Cache || || **47** || C8: Périphériques DMA : contrôleurs disque et réseau || TD8: Périphériques DMA [[BR]] TP8: contrôleurs IOC, DMA et FB || || || **48** || C9: Multiplexage temporel & Commutation de tâches || TD9: Commutation de tâches [[BR]] TP9: Commutation de tâches || Giet || || **49** || C10: Principe Mémoire Virtuelle et MMU/TLB || TD10: Partage du bus système [[BR]] TP10: Architecture multi-processeur || || || **50** || C11: Programmation parallèle multi-tâches et synchro || TD11: mémoire virtuelle [[BR]] TP11: Rattrapage || Switch || || **51** || C11*: Révisions guidées || || || || **52** |||||| Vacances || || **1** |||||| Vacances || || **2** |||||| Examen Session1 || == Sujets de TD == * [[SujetTD1|TD01 : Assembleur MIPS32 / Instructions de base]] * [[SujetTD2|TD02 : Utilisation de la pile / appels de fonctions]] * [[SujetTD3|TD03 : Assembleur : programme de tri]] * [[SujetTD4|TD04 : Bus système et périphériques]] * [[SujetTD5|TD05 : Principe des mémoires caches]] * [[SujetTD6|TD06 : Influence des caches sur les performances]] * [[SujetTD7|TD07 : Gestionnaire d'Interruptions, Exceptions et Trappes]] * [[SujetTD8|TD08 : Périphériques à capacités DMA]] * [[SujetTD9|TD09 : Fonctionnement multi-tâches]] * [[SujetTD10|TD10 : Architectures multi-processeurs]] * [[SujetTD11|TD11 : Mémoire virtuelle paginée]] == Sujets de TP == * [[ConfigTP|Manuel de configuration (à lire impérativement)]] * [[SujetTP1|TP01 : Simulateur XSPIM]] * [[SujetTP2|TP02 : Fonctions imbriquées et récursives]] * [[SujetTP3|TP03 : Génération de code avec GCC : exécution avec XSPIM]] * [[SujetTP4|TP04 : Exécution de code sur architecture matérielle mono-processeur]] * [[SujetTP5|TP05 : Mémoires cache : principe de fonctionnement]] * [[SujetTP6|TP06 : Mémoires caches : mesure de performance]] * [[SujetTP7|TP07 : Communications par interruption]] * [[SujetTP8|TP08 : Périphériques orientés blocs]] * [[SujetTP9|TP09 : Fonctionnement multi-tâches]] * [[SujetTP10|TP10 : Architectures multi-processeurs]] == Documents == * [htdocs:docs/ALMO-TD-TP-1-a-6.pdf Sujets des TD et TP 1 à 6] * [htdocs:docs/ALMO-TD-TP-7-a-11.pdf Sujets des TD et TP 7 à 11] * [htdocs:docs/ALMO-mips32-archi.pdf Architecture externe MIPS] * [htdocs:docs/ALMO-mips32-asm.pdf Langage d'assemblage MIPS] * [htdocs:docs/ALMO-giet-src-code.pdf Code source du GIET] * [htdocs:docs/Memo-Instruction-MIPSR3000.pdf Aide mémoire instructions MIPS] {{{#!comment Cette methode fonctionne mais provoque un telechargement à chaque fois... * [raw-attachment:wiki:WikiStart:Memo-Instruction-MIPSR3000.pdf Aide mémoire instructions MIPS] }}} == Documentation architecture matérielle == * [[HardAlmoGeneric|simul_almo_generic]] == Annales d'examen == * [htdocs:examens/partiel-almo-2012.pdf Partiel novembre 2012] * [htdocs:examens/examen_almo_2010.pdf Examen Janvier 2010] ([htdocs:examens/examen_almo_jan_2010_correction.pdf corrigé]) * [htdocs:examens/examen_almo_2011.pdf Examen Janvier 2011] ([htdocs:examens/examen_almo_jan_2011_correction.pdf corrigé]) * [htdocs:examens/examen_almo_2012.pdf Examen Janvier 2012] ([htdocs:examens/examen_almo_jan_2012_correction.pdf corrigé]) * [htdocs:examens/partiel_almo_2016.pdf Partiel almo 2016] * [htdocs:examens/partiel_almo_2017.pdf Partiel almo 2017 ([htdocs:examens/partiel_almo_2017_correction.pdf corrigé])