209 | | Quand les deux bugs ont été localisés et corrigés, vous pouvez attaquer l'étape suivante, consistant à décrire une architecture |
210 | | quadri-processeurs structurée en quatre clusters. Chaque cluster contiendra un processeur, un composant ICU, un timer, |
211 | | un contrôleur de terminal TTY, une mémoire. On utilisera le composant '''vci_local_crossbar''' comme interconnect local, |
212 | | et le composant '''vci_vgmn''' comme interconnect global. |
213 | | |
214 | | Il faut donc écrire les deux fichiers tp5_top.cpp et TP5.desc correspondant à cette architecture. assez profondément la top_cell qui sera |
| 211 | On souhaite maintenant modéliser une architecture quadri-processeurs structurée en quatre clusters identiques, |
| 212 | ressemblant fortement à l'architecture du TP4. Chaque cluster contient donc un processeur MIPS32, un composant ICU, un timer, |
| 213 | un contrôleur de terminal TTY, et une mémoire. On utilisera un composant '''vci_local_crossbar''' comme interconnect local dans chaque |
| 214 | cluster, et le composant '''vci_vgmn''' comme interconnect global. |
| 215 | |
| 216 | Il faut donc écrire les deux fichiers tp5_top.cpp et TP5.desc correspondant à cette architecture. |