Changes between Version 41 and Version 42 of ToolsCourseTp7
- Timestamp:
- May 11, 2007, 3:07:31 PM (18 years ago)
Legend:
- Unmodified
- Added
- Removed
- Modified
-
ToolsCourseTp7
v41 v42 84 84 85 85 Aidez-vous du manuel de STRATUS : 86 87 ''~file :///asim/coriolis/share/doc/en/html/stratus/index.html'' 86 https://www-asim.lip6.fr/recherche/coriolis/doc/en/html/stratus/index.html 87 88 88 89 89 90 Utilisez STRATUS pour générer le tout : … … 95 96 96 97 = 5 Travail sur le coeur : Préplacement des structures régulières = 97 98 98 à partir du fichier de description structurelle [attachment:amd2901_core.py coeur du circuit] effectuez les étapes suivantes dans la méthode 99 Layout : 99 100 100 101 * Placer le chemin de données : fonction Place () … … 142 143 143 144 * Définir la taille de la boîte d'aboutement globale du circuit de façon à ce que 144 145 146 145 les plots puissent être placés à la périphérie : fonction !DefAb () (Commencer par 146 définir une boite d'aboutement de 4000 par 4000 et vous essaierez ensuite de la 147 diminuer) 147 148 148 149 * Placer le coeur du circuit au centre de la boîte d'aboutement du chip : fonction … … 217 218 218 219 219 NOTA BENE : La variable MBK_CATA_LIBne doit contenir qu'une seule fois les220 NOTA BENE : La variable '''MBK_CATA_LIB''' ne doit contenir qu'une seule fois les 220 221 chemins d'accès aux bibliothèques. 221 222 … … 223 224 224 225 225 * On validera le travail de NERO avec les outils druc, cougar et lvx.226 * On validera le travail de '''NERO''' avec les outils '''DRUC''', '''COUGAR''' et '''LVX'''. 226 227 {{{ 227 228 > druc amd2901_chip_r … … 231 232 }}} 232 233 233 * Simulez à nouveau la netlist extraite avec ASIMUT. Précisez le format de la netlist234 dans la variable d'entrée MBK_IN_LOavant la simulation.234 * Simulez à nouveau la netlist extraite avec '''ASIMUT'''. Précisez le format de la netlist 235 dans la variable d'entrée '''MBK_IN_LO''' avant la simulation. 235 236 {{{ 236 237 > export MBK_IN_LO=al