Changes between Version 2 and Version 3 of ToolsTp3-2010
- Timestamp:
- Jan 8, 2011, 5:11:53 PM (14 years ago)
Legend:
- Unmodified
- Added
- Removed
- Modified
-
ToolsTp3-2010
v2 v3 38 38 La particularité de cette bibliothèque est d'être "portable" : le dessin des masques de fabrication utilise une technique de dessin symbolique, qui permet d'utiliser cette bibliothèque de cellules pour n'importe quel procédé de fabrication CMOS possédant au moins trois niveaux d'interconnexion. 39 39 40 Evidemmentles caractéristiques physiques (surface occupée, temps de propagation) dépendent du procédé de fabrication.40 Évidemment, les caractéristiques physiques (surface occupée, temps de propagation) dépendent du procédé de fabrication. 41 41 Les cellules que vous utiliserez dans ce TP ont été caractérisées pour un procédé de fabrication CMOS 0.35 micron. 42 42 … … 46 46 }}} 47 47 48 Comme vous pourrez le constater, il existe plusieurs cellules réalisant la même fonction logique. Les deux cellules ''na2_x1'' et ''na2_x4'' réalisent toutes les deux la fonction NAND à 2 entrées, et ne diffèrent entre elles que par leur puissance électrique : la cellule ''na2_x4'' est capable de charger une capacité de charge 4 fois plus grande que la cellule ''na2_x1''. Evidemment, plus la cellule est puissante, plus la surface de silicium occupée est importante.48 Comme vous pourrez le constater, il existe plusieurs cellules réalisant la même fonction logique. Les deux cellules ''na2_x1'' et ''na2_x4'' réalisent toutes les deux la fonction NAND à 2 entrées, et ne diffèrent entre elles que par leur puissance électrique : la cellule ''na2_x4'' est capable de charger une capacité de charge 4 fois plus grande que la cellule ''na2_x1''. Évidemment, plus la cellule est puissante, plus la surface de silicium occupée est importante. 49 49 Vous pouvez visualiser le dessin des masques de ces cellules en utilisant l'éditeur graphique de la chaîne '''alliance''' '''graal'''. 50 50 … … 69 69 === 1.3.3 Additionneur === 70 70 71 Un additionneur 4 bits peut être réalisé en interconnectant 4 additionneurs 1 bit suivant le schéma ci-dessous :71 Un additionneur 4 bits peut être réalisé en interconnectant 4 additionneurs 1 bit, suivant le schéma ci-dessous : 72 72 73 73 [[Image(adder.jpg, nolink)]]