Rev | Line | |
---|
[19] | 1 | Contexte et Sujet |
---|
| 2 | ================= |
---|
| 3 | |
---|
| 4 | Contexte : |
---|
| 5 | [La simulation c'est bien mais c'est lent] |
---|
| 6 | |
---|
| 7 | Problématique : |
---|
| 8 | [Est-ce qu'on peut simplifier la simulation ?] |
---|
| 9 | |
---|
| 10 | Approche : |
---|
| 11 | [On simule seulement le comportement de la mémoire] |
---|
| 12 | |
---|
| 13 | Ãtat de l'art : |
---|
| 14 | [simplescalar, unisim, Virtutech simics] |
---|
| 15 | |
---|
| 16 | |
---|
| 17 | |
---|
| 18 | |
---|
| 19 | Principe de la solution |
---|
| 20 | ======================= |
---|
| 21 | |
---|
| 22 | Schéma |
---|
| 23 | [zoli dessin] |
---|
| 24 | |
---|
| 25 | Principe |
---|
| 26 | [modélisation du cache] |
---|
| 27 | |
---|
| 28 | Objectifs de la Simulation |
---|
| 29 | [multicoeur, rapide, séquence d'accÚs, etc.] |
---|
| 30 | |
---|
| 31 | Tâches à accomplir |
---|
| 32 | [étude modÚle simplifié, intégration valgrind, émulation] |
---|
| 33 | |
---|
| 34 | |
---|
| 35 | |
---|
| 36 | |
---|
| 37 | Procédure de recette |
---|
| 38 | ==================== |
---|
| 39 | Tests de validité et performances |
---|
| 40 | |
---|
| 41 | |
---|
| 42 | |
---|
| 43 | |
---|
| 44 | |
---|
| 45 | |
---|
| 46 | |
---|
| 47 | |
---|
| 48 | |
---|
| 49 | |
---|
| 50 | |
---|
| 51 | |
---|
| 52 | |
---|
| 53 | |
---|
| 54 | |
---|
| 55 | |
---|
| 56 | ================================================================================ |
---|
| 57 | ================================================================================ |
---|
| 58 | Contexte et Sujet |
---|
| 59 | ================= |
---|
| 60 | Contexte : |
---|
| 61 | hop hop |
---|
| 62 | |
---|
| 63 | Problématique : |
---|
| 64 | Simulation trop longue |
---|
| 65 | Simplifier les modÚles de simulation en préservant une bonne estimation du |
---|
| 66 | comportement des applications pour le problÚme considéré |
---|
| 67 | (parallélisation et optimisation vis à vis de la mémoire |
---|
| 68 | |
---|
| 69 | Approche : |
---|
| 70 | Simulation gros grain : |
---|
| 71 | ModÚle = intégrer uniquement la simulation des accÚs mémoire |
---|
| 72 | et un temps de traitement [...] |
---|
| 73 | |
---|
| 74 | Ãtat de l'art : |
---|
| 75 | hip hip |
---|
| 76 | |
---|
| 77 | |
---|
| 78 | |
---|
| 79 | |
---|
| 80 | |
---|
| 81 | Principe de la solution |
---|
| 82 | ======================= |
---|
| 83 | Objectifs : |
---|
| 84 | Simulation d'applications multiprocessus. |
---|
| 85 | Calcul du temps d'exécution. |
---|
| 86 | Mesure de la contention des caches. |
---|
| 87 | But : Accélérer le processus Optimisation-Simulation |
---|
| 88 | |
---|
| 89 | |
---|
| 90 | |
---|
| 91 | |
---|
| 92 | Procédure de recette |
---|
| 93 | ==================== |
---|
| 94 | Tests semi-automatisés : |
---|
| 95 | - Validité cache |
---|
| 96 | - Validité proc |
---|
| 97 | - Validité communication |
---|
| 98 | |
---|
| 99 | Comparaison avec unisim |
---|
| 100 | |
---|
| 101 | |
---|
Note: See
TracBrowser
for help on using the repository browser.