source: branches/fault_tolerance/platforms/tsar_generic_iob/top.cpp @ 734

Last change on this file since 734 was 728, checked in by cfuguet, 10 years ago

fault_tolerance/tsar_generic_iob:

main arguments


  • Replacing atoi function by strtol to accept hexadecimal numeric arguments

config files


Introducing:

  • configuration files (conf/preloader*) for compiling preloader.
  • configuration file (soclib.conf) for compiling with soclib-cc.
  • description file (arch.py) for generating hard and soft configuration files using GIET_VM genmap script
File size: 68.5 KB
Line 
1///////////////////////////////////////////////////////////////////////////////
2// File: top.cpp  (for tsar_generic_iob platform)
3// Author: Alain Greiner
4// Copyright: UPMC/LIP6
5// Date : august 2013
6// This program is released under the GNU public license
7///////////////////////////////////////////////////////////////////////////////
8// This file define a generic TSAR architecture with an IO network emulating
9// an external bus (i.e. Hypertransport) to access 7 external peripherals:
10//
11// - BROM : boot ROM
12// - FBUF : Frame Buffer
13// - MTTY : multi TTY (up to 15 channels)
14// - MNIC : Network controller (up to 2 channels)
15// - CDMA : Chained Buffer DMA controller (up to 4 channels)
16// - BDEV : Dlock Device controler (1 channel)
17// - IOPI : HWI to SWI translator.
18//
19// The internal physical address space is 40 bits, and the cluster index
20// is defined by the 8 MSB bits, using a fixed format: X is encoded on 4 bits,
21// Y is encodes on 4 bits, whatever the actual mesh size.
22// => at most 16 * 16 clusters. Each cluster contains up to 4 processors.
23//
24// It contains 3 networks:
25//
26// 1) the "INT" network supports Read/Write transactions
27//    between processors and L2 caches or peripherals.
28//    (VCI ADDDRESS = 40 bits / VCI DATA width = 32 bits)
29//    It supports also coherence transactions between L1 & L2 caches.
30// 3) the "RAM" network emulates the 3D network between L2 caches
31//    and L3 caches, and is implemented as a 2D mesh between the L2 caches,
32//    the two IO bridges and the physical RAMs disributed in all clusters.
33//    (VCI ADDRESS = 40 bits / VCI DATA = 64 bits)
34// 4) the IOX network connects the two IO bridge components to the
35//    7 external peripheral controllers.
36//    (VCI ADDDRESS = 40 bits / VCI DATA width = 64 bits)
37//
38// The external peripherals HWI IRQs are translated to WTI IRQs by the
39// external IOPIC component, that must be configured by the OS to route
40// these WTI ITQS to one or several internal XICU components.
41// The total number of channels for the external peripherals (MTTY, MNIC, CDMA
42// IOC or HBA) is limited by the IOPIC 32 HWI inputs:..
43// - IOPIC HWI[1:0]     connected to IRQ_NIC_RX[1:0]
44// - IOPIC HWI[3:2]     connected to IRQ_NIC_TX[1:0]
45// - IOPIC HWI[7:4]     connected to IRQ_CMA_TX[3:0]]
46// - IOPIC HWI[8]       connected to IRQ_BDEV
47// - IOPIC HWI[15:9]    unused       (grounded)
48// - IOPIC HWI[23:16]   connected to IRQ_TTY_RX[7:0]]
49// - IOPIC HWI[31:24]   connected to IRQ_TTY_TX[7:0]]   TBD
50//
51// Besides the external peripherals, each cluster contains on XICU component,
52// and one multi channels DMA component.
53// The XICU component is mainly used to handle WTI IRQs, as only 2 HWI IRQs
54// are connected to XICU in each cluster:
55// - IRQ_IN[0] : MMC
56// - IRQ_IN[1] : DMA channel 0
57// - IRQ_IN[2] : DMA channel 1
58// - IRQ_IN[3] : DMA channel 2
59// - IRQ_IN[4] : DMA channel 3
60//
61// All clusters are identical, but cluster(0,0) and cluster(XMAX-1,YMAX-1)
62// contain an extra IO bridge component. These IOB0 & IOB1 components are
63// connected to the three networks (INT, RAM, IOX).
64//
65// - It uses two dspin_local_crossbar per cluster to implement the
66//   local interconnect correponding to the INT network.
67// - It uses three dspin_local_crossbar per cluster to implement the
68//   local interconnect correponding to the coherence INT network.
69// - It uses two virtual_dspin_router per cluster to implement
70//   the INT network (routing both the direct and coherence trafic).
71// - It uses two dspin_router per cluster to implement the RAM network.
72// - It uses the vci_cc_vcache_wrapper.
73// - It uses the vci_mem_cache.
74// - It contains one vci_xicu and one vci_multi_dma per cluster.
75// - It contains one vci_simple ram per cluster to model the L3 cache.
76//
77// The TsarIobCluster component is defined in files
78// tsar_iob_cluster.* (with * = cpp, h, sd)
79//
80// The main hardware parameters must be defined in the hard_config.h file :
81// - X_SIZE           : number of clusters in a row
82// - Y_SIZE           : number of clusters in a column
83// - NB_PROCS_MAX     : number of processors per cluster (power of 2)
84// - NB_TTY_CHANNELS  : number of TTY channels in I/O network (must be 1)
85// - NB_NIC_CHANNELS  : number of NIC channels in I/O network (up to 2)
86// - NB_CMA_CHANNELS  : number of CMA channels in I/O network (up to 4)
87// - FBUF_X_SIZE      : width of frame buffer (pixels)
88// - FBUF_Y_SIZE      : heigth of frame buffer (lines)
89// - XCU_NB_INPUTS    : number of HWIs = number of WTIs = number of PTIs
90//
91// Some secondary hardware parameters must be defined in this top.cpp file:
92// - XRAM_LATENCY     : external ram latency
93// - MEMC_WAYS        : L2 cache number of ways
94// - MEMC_SETS        : L2 cache number of sets
95// - L1_IWAYS
96// - L1_ISETS
97// - L1_DWAYS
98// - L1_DSETS
99// - BDEV_IMAGE_NAME  : file pathname for block device
100// - NIC_RX_NAME      : file pathname for NIC received packets
101// - NIC_TX_NAME      : file pathname for NIC transmited packets
102// - NIC_TIMEOUT      : max number of cycles before closing a container
103//
104// General policy for 40 bits physical address decoding:
105// All physical segments base addresses are multiple of 1 Mbytes
106// (=> the 24 LSB bits = 0, and the 16 MSB bits define the target)
107// The (x_width + y_width) MSB bits (left aligned) define
108// the cluster index, and the LADR bits define the local index:
109//      |X_ID|Y_ID|  LADR  |     OFFSET          |
110//      |  4 |  4 |   8    |       24            |
111//
112// General policy for 14 bits SRCID decoding:
113// Each component is identified by (x_id, y_id, l_id) tuple.
114//      |X_ID|Y_ID| L_ID |
115//      |  4 |  4 |  6   |
116/////////////////////////////////////////////////////////////////////////
117
118#include <systemc>
119#include <sys/time.h>
120#include <iostream>
121#include <sstream>
122#include <cstdlib>
123#include <cstdarg>
124#include <stdint.h>
125
126#include "gdbserver.h"
127#include "mapping_table.h"
128
129#include "tsar_iob_cluster.h"
130#include "vci_chbuf_dma.h"
131#include "vci_multi_tty.h"
132#include "vci_multi_nic.h"
133#include "vci_simple_rom.h"
134#include "vci_block_device_tsar.h"
135#include "vci_framebuffer.h"
136#include "vci_iox_network.h"
137#include "vci_iox_network.h"
138#include "vci_iopic.h"
139
140#include "alloc_elems.h"
141
142///////////////////////////////////////////////////
143//      OS
144///////////////////////////////////////////////////
145#define USE_ALMOS 0
146
147#define almos_bootloader_pathname "bootloader.bin"
148#define almos_kernel_pathname     "kernel-soclib.bin@0xbfc10000:D"
149#define almos_archinfo_pathname   "arch-info.bin@0xBFC08000:D"
150
151///////////////////////////////////////////////////
152//               Parallelisation
153///////////////////////////////////////////////////
154#define USE_OPENMP               0
155
156#if USE_OPENMP
157#include <omp.h>
158#endif
159
160///////////////////////////////////////////////////////////
161//          DSPIN parameters
162///////////////////////////////////////////////////////////
163
164#define dspin_int_cmd_width   39
165#define dspin_int_rsp_width   32
166
167#define dspin_ram_cmd_width   64
168#define dspin_ram_rsp_width   64
169
170///////////////////////////////////////////////////////////
171//         VCI fields width  for the 3 VCI networks
172///////////////////////////////////////////////////////////
173
174#define vci_cell_width_int    4
175#define vci_cell_width_ext    8
176
177#define vci_plen_width        8
178#define vci_address_width     40
179#define vci_rerror_width      1
180#define vci_clen_width        1
181#define vci_rflag_width       1
182#define vci_srcid_width       14
183#define vci_pktid_width       4
184#define vci_trdid_width       4
185#define vci_wrplen_width      1
186
187////////////////////////////////////////////////////////////
188//    Main Hardware Parameters values
189//////////////////////i/////////////////////////////////////
190
191#include "hard_config.h"
192
193////////////////////////////////////////////////////////////
194//    Secondary Hardware Parameters values
195//////////////////////i/////////////////////////////////////
196
197#define XMAX                  X_SIZE
198#define YMAX                  Y_SIZE
199
200#define XRAM_LATENCY          0
201
202#define MEMC_WAYS             16
203#define MEMC_SETS             256
204
205#define L1_IWAYS              4
206#define L1_ISETS              64
207
208#define L1_DWAYS              4
209#define L1_DSETS              64
210
211#define BDEV_IMAGE_NAME       "../../../giet_vm/hdd/virt_hdd.dmg"
212
213#define NIC_RX_NAME           "giet_vm/nic/rx_packets.txt"
214#define NIC_TX_NAME           "giet_vm/nic/tx_packets.txt"
215#define NIC_TIMEOUT           10000
216
217#define NORTH                 0
218#define SOUTH                 1
219#define EAST                  2
220#define WEST                  3
221
222#define cluster(x,y)   ((y) + ((x) << 4))
223
224////////////////////////////////////////////////////////////
225//    Software to be loaded in ROM & RAM
226//////////////////////i/////////////////////////////////////
227
228#define BOOT_SOFT_NAME        "../../softs/tsar_boot/preloader.elf"
229
230// Activate Distributed Boot
231// When this is activated, every processor boots with its physical address
232// extension register initialized to its cluster index (X_LOCAL, Y_LOCAL). To
233// support this feature, a distributed ROM is implemented in each cluster.
234
235#ifndef DISTRIBUTED_BOOT
236#define DISTRIBUTED_BOOT false
237#endif
238
239////////////////////////////////////////////////////////////
240//     DEBUG Parameters default values
241//////////////////////i/////////////////////////////////////
242
243#define MAX_FROZEN_CYCLES     200000
244
245/////////////////////////////////////////////////////////
246//    Physical segments definition
247/////////////////////////////////////////////////////////
248
249// Replicated RAMs : address is incremented by a cluster offset
250//     offset  = cluster(x,y) << (address_width-x_width-y_width);
251
252#define SEG_RAM_BASE          0x0000000000
253#define SEG_RAM_SIZE          0x0004000000   // 64 Mbytes
254
255////////////////////////////////////////////////////////////////////////
256//          SRCID definition
257////////////////////////////////////////////////////////////////////////
258// All initiators are in the same indexing space (14 bits).
259// The SRCID is structured in two fields:
260// - The 10 MSB bits define the cluster index (left aligned)
261// - The 4  LSB bits define the local index.
262// Two different initiators cannot have the same SRCID, but a given
263// initiator can have two alias SRCIDs:
264// - Internal initiators (procs, mdma) are replicated in all clusters,
265//   and each initiator has one single SRCID.
266// - External initiators (bdev, cdma) are not replicated, but can be
267//   accessed in 2 clusters : cluster_iob0 and cluster_iob1.
268//   They have the same local index, but two different cluster indexes.
269//
270// As cluster_iob0 and cluster_iob1 contain both internal initiators
271// and external initiators, they must have different local indexes.
272// Consequence: For a local interconnect, the INI_ID port index
273// is NOT equal to the SRCID local index, and the local interconnect
274// must make a translation: SRCID => INI_ID
275////////////////////////////////////////////////////////////////////////
276
277#define PROC_LOCAL_SRCID             0x0    // from 0 to 7
278#define MDMA_LOCAL_SRCID             0x8
279#define IOBX_LOCAL_SRCID             0x9
280#define MEMC_LOCAL_SRCID             0xA
281#define CDMA_LOCAL_SRCID             0xB
282#define BDEV_LOCAL_SRCID             0xC
283#define IOPI_LOCAL_SRCID             0xD
284
285///////////////////////////////////////////////////////////////////////
286//     TGT_ID and INI_ID port indexing for INT local interconnect
287///////////////////////////////////////////////////////////////////////
288
289#define INT_MEMC_TGT_ID              0
290#define INT_XICU_TGT_ID              1
291#define INT_MDMA_TGT_ID              2
292#define INT_BROM_TGT_ID              3
293#define INT_IOBX_TGT_ID              4
294
295#define INT_PROC_INI_ID              0   // from 0 to (NB_PROCS_MAX-1)
296#define INT_MDMA_INI_ID              (NB_PROCS_MAX)
297#define INT_IOBX_INI_ID              (NB_PROCS_MAX+1)
298
299///////////////////////////////////////////////////////////////////////
300//     TGT_ID and INI_ID port indexing for RAM local interconnect
301///////////////////////////////////////////////////////////////////////
302
303#define RAM_XRAM_TGT_ID              0
304
305#define RAM_MEMC_INI_ID              0
306#define RAM_IOBX_INI_ID              1
307
308///////////////////////////////////////////////////////////////////////
309//     TGT_ID and INI_ID port indexing for I0X local interconnect
310///////////////////////////////////////////////////////////////////////
311
312#define IOX_FBUF_TGT_ID              0
313#define IOX_BDEV_TGT_ID              1
314#define IOX_MNIC_TGT_ID              2
315#define IOX_CDMA_TGT_ID              3
316#define IOX_MTTY_TGT_ID              4
317#define IOX_IOPI_TGT_ID              5
318#define IOX_IOB0_TGT_ID              6
319#define IOX_IOB1_TGT_ID              7
320
321#define IOX_BDEV_INI_ID              0
322#define IOX_CDMA_INI_ID              1
323#define IOX_IOPI_INI_ID              2
324#define IOX_IOB0_INI_ID              3
325#define IOX_IOB1_INI_ID              4
326
327////////////////////////////////////////////////////////////////////////
328int _main(int argc, char *argv[])
329////////////////////////////////////////////////////////////////////////
330{
331   using namespace sc_core;
332   using namespace soclib::caba;
333   using namespace soclib::common;
334
335
336   char     soft_name[256]   = BOOT_SOFT_NAME;             // pathname: binary code
337   size_t   ncycles          = 1000000000;                 // simulated cycles
338   char     disk_name[256]   = BDEV_IMAGE_NAME;            // pathname: disk image
339   char     nic_rx_name[256] = NIC_RX_NAME;                // pathname: rx packets file
340   char     nic_tx_name[256] = NIC_TX_NAME;                // pathname: tx packets file
341   ssize_t  threads_nr       = 1;                          // simulator's threads number
342   bool     debug_ok         = false;                      // trace activated
343   size_t   debug_period     = 1;                          // trace period
344   size_t   debug_memc_id    = 0xFFFFFFFF;                 // index of traced memc
345   size_t   debug_proc_id    = 0xFFFFFFFF;                 // index of traced proc
346   size_t   debug_xram_id    = 0xFFFFFFFF;                 // index of traced xram
347   bool     debug_iob        = false;                      // trace iob0 & iob1 when true
348   uint32_t debug_from       = 0;                          // trace start cycle
349   uint32_t frozen_cycles    = MAX_FROZEN_CYCLES;          // monitoring frozen processor
350   size_t   cluster_iob0     = cluster(0,0);               // cluster containing IOB0
351   size_t   cluster_iob1     = cluster(XMAX-1,YMAX-1);     // cluster containing IOB1
352   size_t   x_width          = 4;                          // at most 256 clusters
353   size_t   y_width          = 4;                          // at most 256 clusters
354
355   assert( (X_WIDTH == 4) and (Y_WIDTH == 4) and
356   "ERROR: we must have X_WIDTH == Y_WIDTH == 4");
357
358   ////////////// command line arguments //////////////////////
359   if (argc > 1)
360   {
361      for (int n = 1; n < argc; n = n + 2)
362      {
363         if ((strcmp(argv[n],"-NCYCLES") == 0) && (n+1<argc))
364         {
365            ncycles = strtol(argv[n+1], NULL, 0);
366         }
367         else if ((strcmp(argv[n],"-SOFT") == 0) && (n+1<argc) )
368         {
369            strcpy(soft_name, argv[n+1]);
370         }
371         else if ((strcmp(argv[n],"-DEBUG") == 0) && (n+1<argc) )
372         {
373            debug_ok = true;
374            debug_from = strtol(argv[n+1], NULL, 0);
375         }
376         else if ((strcmp(argv[n],"-DISK") == 0) && (n+1<argc) )
377         {
378            strcpy(disk_name, argv[n+1]);
379         }
380         else if ((strcmp(argv[n],"-MEMCID") == 0) && (n+1<argc) )
381         {
382            debug_memc_id = strtol(argv[n+1], NULL, 0);
383            size_t x = debug_memc_id >> 4;
384            size_t y = debug_memc_id & 0xF;
385            if( (x>=XMAX) || (y>=YMAX) )
386            {
387                std::cout << "MEMCID parameter does'nt fit XMAX/YMAX" << std::endl;
388                exit(0);
389            }
390         }
391         else if ((strcmp(argv[n],"-XRAMID") == 0) && (n+1<argc) )
392         {
393            debug_xram_id = strtol(argv[n+1], NULL, 0);
394            size_t x = debug_xram_id >> 4;
395            size_t y = debug_xram_id & 0xF;
396            if( (x>=XMAX) || (y>=YMAX) )
397            {
398                std::cout << "XRAMID parameter does'nt fit XMAX/YMAX" << std::endl;
399                exit(0);
400            }
401         }
402         else if ((strcmp(argv[n],"-IOB") == 0) && (n+1<argc) )
403         {
404            debug_iob = strtol(argv[n+1], NULL, 0);
405         }
406         else if ((strcmp(argv[n],"-PROCID") == 0) && (n+1<argc) )
407         {
408            debug_proc_id     = strtol(argv[n+1], NULL, 0);
409            size_t cluster_xy = debug_proc_id / NB_PROCS_MAX ;
410            size_t x          = cluster_xy >> 4;
411            size_t y          = cluster_xy & 0xF;
412            if( (x>=XMAX) || (y>=YMAX) )
413            {
414                std::cout << "PROCID parameter does'nt fit XMAX/YMAX" << std::endl;
415                exit(0);
416            }
417         }
418         else if ((strcmp(argv[n], "-THREADS") == 0) && ((n+1) < argc))
419         {
420            threads_nr = strtol(argv[n+1], NULL, 0);
421            threads_nr = (threads_nr < 1) ? 1 : threads_nr;
422         }
423         else if ((strcmp(argv[n], "-FROZEN") == 0) && (n+1 < argc))
424         {
425            frozen_cycles = strtol(argv[n+1], NULL, 0);
426         }
427         else if ((strcmp(argv[n], "-PERIOD") == 0) && (n+1 < argc))
428         {
429            debug_period = strtol(argv[n+1], NULL, 0);
430         }
431         else
432         {
433            std::cout << "   Arguments are (key,value) couples." << std::endl;
434            std::cout << "   The order is not important." << std::endl;
435            std::cout << "   Accepted arguments are :" << std::endl << std::endl;
436            std::cout << "     -SOFT pathname_for_embedded_soft" << std::endl;
437            std::cout << "     -DISK pathname_for_disk_image" << std::endl;
438            std::cout << "     -NCYCLES number_of_simulated_cycles" << std::endl;
439            std::cout << "     -DEBUG debug_start_cycle" << std::endl;
440            std::cout << "     -THREADS simulator's threads number" << std::endl;
441            std::cout << "     -FROZEN max_number_of_lines" << std::endl;
442            std::cout << "     -PERIOD number_of_cycles between trace" << std::endl;
443            std::cout << "     -MEMCID index_memc_to_be_traced" << std::endl;
444            std::cout << "     -XRAMID index_xram_to_be_traced" << std::endl;
445            std::cout << "     -PROCID index_proc_to_be_traced" << std::endl;
446            std::cout << "     -IOB    non_zero_value" << std::endl;
447            exit(0);
448         }
449      }
450   }
451
452   // checking hardware parameters
453   assert( (XMAX <= 16) and
454           "The XMAX parameter cannot be larger than 16" );
455
456   assert( (YMAX <= 16) and
457           "The YMAX parameter cannot be larger than 16" );
458
459   assert( (NB_PROCS_MAX <= 8) and
460           "The NB_PROCS_MAX parameter cannot be larger than 8" );
461
462   assert( (NB_DMA_CHANNELS <= 4) and
463           "The NB_DMA_CHANNELS parameter cannot be larger than 4" );
464
465   assert( (NB_TTY_CHANNELS == 1) and
466           "The NB_TTY_CHANNELS parameter must be 1" );
467
468   assert( (NB_NIC_CHANNELS == 2) and
469           "The NB_NIC_CHANNELS parameter must be 2" );
470
471   std::cout << std::endl << std::dec
472             << " - XMAX            = " << XMAX << std::endl
473             << " - YMAX            = " << YMAX << std::endl
474             << " - NB_PROCS_MAX    = " << NB_PROCS_MAX <<  std::endl
475             << " - NB_TTY_CHANNELS = " << NB_TTY_CHANNELS <<  std::endl
476             << " - NB_DMA_CHANNELS = " << NB_DMA_CHANNELS <<  std::endl
477             << " - NB_NIC_CHANNELS = " << NB_NIC_CHANNELS <<  std::endl
478             << " - MEMC_WAYS       = " << MEMC_WAYS << std::endl
479             << " - MEMC_SETS       = " << MEMC_SETS << std::endl
480             << " - RAM_LATENCY     = " << XRAM_LATENCY << std::endl
481             << " - MAX_FROZEN      = " << frozen_cycles << std::endl
482             << " - DEBUG_PROCID    = " << debug_proc_id << std::endl
483             << " - DEBUG_MEMCID    = " << debug_memc_id << std::endl
484             << " - DEBUG_XRAMID    = " << debug_xram_id << std::endl;
485
486   std::cout << std::endl;
487
488#if USE_OPENMP
489   omp_set_dynamic(false);
490   omp_set_num_threads(threads_nr);
491   std::cerr << "Built with openmp version " << _OPENMP << std::endl;
492#endif
493
494   // Define VciParams objects
495   typedef soclib::caba::VciParams<vci_cell_width_int,
496                                   vci_plen_width,
497                                   vci_address_width,
498                                   vci_rerror_width,
499                                   vci_clen_width,
500                                   vci_rflag_width,
501                                   vci_srcid_width,
502                                   vci_pktid_width,
503                                   vci_trdid_width,
504                                   vci_wrplen_width> vci_param_int;
505
506   typedef soclib::caba::VciParams<vci_cell_width_ext,
507                                   vci_plen_width,
508                                   vci_address_width,
509                                   vci_rerror_width,
510                                   vci_clen_width,
511                                   vci_rflag_width,
512                                   vci_srcid_width,
513                                   vci_pktid_width,
514                                   vci_trdid_width,
515                                   vci_wrplen_width> vci_param_ext;
516
517   /////////////////////////////////////////////////////////////////////
518   // INT network mapping table
519   // - two levels address decoding for commands
520   // - two levels srcid decoding for responses
521   // - NB_PROCS_MAX + 2 (MDMA, IOBX) local initiators per cluster
522   // - 4 local targets (MEMC, XICU, MDMA, IOBX) per cluster
523   /////////////////////////////////////////////////////////////////////
524   MappingTable maptab_int( vci_address_width,
525                            IntTab(x_width + y_width, 16 - x_width - y_width),
526                            IntTab(x_width + y_width, vci_srcid_width - x_width - y_width),
527                            0x00FF000000);
528
529   for (size_t x = 0; x < XMAX; x++)
530   {
531      for (size_t y = 0; y < YMAX; y++)
532      {
533         uint64_t offset = ((uint64_t)cluster(x,y))
534                              << (vci_address_width-x_width-y_width);
535         bool config    = true;
536         bool cacheable = true;
537
538         // the four following segments are defined in all clusters
539
540         std::ostringstream    smemc_conf;
541         smemc_conf << "int_seg_memc_conf_" << x << "_" << y;
542         maptab_int.add(Segment(smemc_conf.str(), SEG_MMC_BASE+offset, SEG_MMC_SIZE,
543                     IntTab(cluster(x,y), INT_MEMC_TGT_ID), not cacheable, config ));
544
545         std::ostringstream    smemc_xram;
546         smemc_xram << "int_seg_memc_xram_" << x << "_" << y;
547         maptab_int.add(Segment(smemc_xram.str(), SEG_RAM_BASE+offset, SEG_RAM_SIZE,
548                     IntTab(cluster(x,y), INT_MEMC_TGT_ID), cacheable));
549
550         std::ostringstream    sxicu;
551         sxicu << "int_seg_xicu_" << x << "_" << y;
552         maptab_int.add(Segment(sxicu.str(), SEG_XCU_BASE+offset, SEG_XCU_SIZE,
553                     IntTab(cluster(x,y), INT_XICU_TGT_ID), not cacheable));
554
555         std::ostringstream    smdma;
556         smdma << "int_seg_mdma_" << x << "_" << y;
557         maptab_int.add(Segment(smdma.str(), SEG_DMA_BASE+offset, SEG_DMA_SIZE,
558                     IntTab(cluster(x,y), INT_MDMA_TGT_ID), not cacheable));
559
560         std::ostringstream    sbrom;
561         sbrom << "int_seg_brom_" << x << "_" << y;
562         maptab_int.add(Segment(sbrom.str(), SEG_ROM_BASE+offset, SEG_ROM_SIZE,
563                     IntTab(cluster(x,y), INT_BROM_TGT_ID), cacheable));
564
565         // the following segments are only defined in cluster_iob0 or in cluster_iob1
566
567         if ( (cluster(x,y) == cluster_iob0) or (cluster(x,y) == cluster_iob1) )
568         {
569            std::ostringstream    siobx;
570            siobx << "int_seg_iobx_" << x << "_" << y;
571            maptab_int.add(Segment(siobx.str(), SEG_IOB_BASE+offset, SEG_IOB_SIZE,
572                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable, config ));
573
574            std::ostringstream    stty;
575            stty << "int_seg_mtty_" << x << "_" << y;
576            maptab_int.add(Segment(stty.str(), SEG_TTY_BASE+offset, SEG_TTY_SIZE,
577                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable));
578
579            std::ostringstream    sfbf;
580            sfbf << "int_seg_fbuf_" << x << "_" << y;
581            maptab_int.add(Segment(sfbf.str(), SEG_FBF_BASE+offset, SEG_FBF_SIZE,
582                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable));
583
584            std::ostringstream    sbdv;
585            sbdv << "int_seg_bdev_" << x << "_" << y;
586            maptab_int.add(Segment(sbdv.str(), SEG_IOC_BASE+offset, SEG_IOC_SIZE,
587                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable));
588
589            std::ostringstream    snic;
590            snic << "int_seg_mnic_" << x << "_" << y;
591            maptab_int.add(Segment(snic.str(), SEG_NIC_BASE+offset, SEG_NIC_SIZE,
592                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable));
593
594            std::ostringstream    sdma;
595            sdma << "int_seg_cdma_" << x << "_" << y;
596            maptab_int.add(Segment(sdma.str(), SEG_CMA_BASE+offset, SEG_CMA_SIZE,
597                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable));
598
599            std::ostringstream    spic;
600            spic << "int_seg_iopi_" << x << "_" << y;
601            maptab_int.add(Segment(spic.str(), SEG_PIC_BASE+offset, SEG_PIC_SIZE,
602                        IntTab(cluster(x,y), INT_IOBX_TGT_ID), not cacheable));
603         }
604
605         // This define the mapping between the SRCIDs
606         // and the port index on the local interconnect.
607
608         maptab_int.srcid_map( IntTab( cluster(x,y), MDMA_LOCAL_SRCID ),
609                               IntTab( cluster(x,y), INT_MDMA_INI_ID ) );
610
611         maptab_int.srcid_map( IntTab( cluster(x,y), IOBX_LOCAL_SRCID ),
612                               IntTab( cluster(x,y), INT_IOBX_INI_ID ) );
613
614         maptab_int.srcid_map( IntTab( cluster(x,y), IOPI_LOCAL_SRCID ),
615                               IntTab( cluster(x,y), INT_IOBX_INI_ID ) );
616
617         for ( size_t p = 0 ; p < NB_PROCS_MAX ; p++ )
618         maptab_int.srcid_map( IntTab( cluster(x,y), PROC_LOCAL_SRCID+p ),
619                               IntTab( cluster(x,y), INT_PROC_INI_ID+p ) );
620      }
621   }
622   std::cout << "INT network " << maptab_int << std::endl;
623
624    /////////////////////////////////////////////////////////////////////////
625    // RAM network mapping table
626    // - two levels address decoding for commands
627    // - two levels srcid decoding for responses
628    // - 2 local initiators (MEMC, IOBX) per cluster
629    //   (IOBX component only in cluster_iob0 and cluster_iob1)
630    // - 1 local target (XRAM) per cluster
631    ////////////////////////////////////////////////////////////////////////
632    MappingTable maptab_ram( vci_address_width,
633                             IntTab(x_width+y_width, 0),
634                             IntTab(x_width+y_width, vci_srcid_width - x_width - y_width),
635                             0x00FF000000);
636
637    for (size_t x = 0; x < XMAX; x++)
638    {
639        for (size_t y = 0; y < YMAX ; y++)
640        {
641            uint64_t offset = ((uint64_t)cluster(x,y))
642                                << (vci_address_width-x_width-y_width);
643
644            std::ostringstream sxram;
645            sxram << "ext_seg_xram_" << x << "_" << y;
646            maptab_ram.add(Segment(sxram.str(), SEG_RAM_BASE+offset,
647                           SEG_RAM_SIZE, IntTab(cluster(x,y), RAM_XRAM_TGT_ID), false));
648        }
649    }
650
651    // This define the mapping between the initiators SRCID
652    // and the port index on the RAM local interconnect.
653    // External initiator have two alias SRCID (iob0 / iob1)
654
655    maptab_ram.srcid_map( IntTab( cluster_iob0, CDMA_LOCAL_SRCID ),
656                          IntTab( cluster_iob0, RAM_IOBX_INI_ID ) );
657
658    maptab_ram.srcid_map( IntTab( cluster_iob1, CDMA_LOCAL_SRCID ),
659                          IntTab( cluster_iob1, RAM_IOBX_INI_ID ) );
660
661    maptab_ram.srcid_map( IntTab( cluster_iob0, BDEV_LOCAL_SRCID ),
662                          IntTab( cluster_iob0, RAM_IOBX_INI_ID ) );
663
664    maptab_ram.srcid_map( IntTab( cluster_iob1, BDEV_LOCAL_SRCID ),
665                          IntTab( cluster_iob1, RAM_IOBX_INI_ID ) );
666
667    maptab_ram.srcid_map( IntTab( cluster_iob0, IOPI_LOCAL_SRCID ),
668                          IntTab( cluster_iob0, RAM_IOBX_INI_ID ) );
669
670    maptab_ram.srcid_map( IntTab( cluster_iob1, IOPI_LOCAL_SRCID ),
671                          IntTab( cluster_iob1, RAM_IOBX_INI_ID ) );
672
673    maptab_ram.srcid_map( IntTab( cluster_iob0, MEMC_LOCAL_SRCID ),
674                          IntTab( cluster_iob0, RAM_MEMC_INI_ID ) );
675
676    maptab_ram.srcid_map( IntTab( cluster_iob1, MEMC_LOCAL_SRCID ),
677                          IntTab( cluster_iob1, RAM_MEMC_INI_ID ) );
678
679    std::cout << "RAM network " << maptab_ram << std::endl;
680
681    ///////////////////////////////////////////////////////////////////////
682    // IOX network mapping table
683    // - two levels address decoding for commands (9, 7) bits
684    // - two levels srcid decoding for responses
685    // - 5 initiators (IOB0, IOB1, BDEV, CDMA, IOPI)
686    // - 9 targets (IOB0, IOB1, BDEV, CDMA, MTTY, FBUF, BROM, MNIC, IOPI)
687    //
688    // Address bit 32 is used to determine if a command must be routed to
689    // IOB0 or IOB1.
690    ///////////////////////////////////////////////////////////////////////
691    MappingTable maptab_iox(
692          vci_address_width,
693          IntTab(x_width + y_width - 1, 16 - x_width - y_width + 1),
694          IntTab(x_width + y_width    , vci_param_ext::S - x_width - y_width),
695          0x00FF000000);
696
697    // External peripherals segments
698    // When there is more than one cluster, external peripherals can be accessed
699    // through two segments, depending on the used IOB (IOB0 or IOB1).
700
701    const uint64_t iob0_base = ((uint64_t)cluster_iob0)
702       << (vci_address_width - x_width - y_width);
703
704    maptab_iox.add(Segment("iox_seg_mtty_0", SEG_TTY_BASE + iob0_base, SEG_TTY_SIZE,
705                   IntTab(0, IOX_MTTY_TGT_ID), false));
706    maptab_iox.add(Segment("iox_seg_fbuf_0", SEG_FBF_BASE + iob0_base, SEG_FBF_SIZE,
707                   IntTab(0, IOX_FBUF_TGT_ID), false));
708    maptab_iox.add(Segment("iox_seg_bdev_0", SEG_IOC_BASE + iob0_base, SEG_IOC_SIZE,
709                   IntTab(0, IOX_BDEV_TGT_ID), false));
710    maptab_iox.add(Segment("iox_seg_mnic_0", SEG_NIC_BASE + iob0_base, SEG_NIC_SIZE,
711                   IntTab(0, IOX_MNIC_TGT_ID), false));
712    maptab_iox.add(Segment("iox_seg_cdma_0", SEG_CMA_BASE + iob0_base, SEG_CMA_SIZE,
713                   IntTab(0, IOX_CDMA_TGT_ID), false));
714    maptab_iox.add(Segment("iox_seg_iopi_0", SEG_PIC_BASE + iob0_base, SEG_PIC_SIZE,
715                   IntTab(0, IOX_IOPI_TGT_ID), false));
716
717    if ( cluster_iob0 != cluster_iob1 )
718    {
719       const uint64_t iob1_base = ((uint64_t)cluster_iob1)
720          << (vci_address_width - x_width - y_width);
721
722        maptab_iox.add(Segment("iox_seg_mtty_1", SEG_TTY_BASE + iob1_base, SEG_TTY_SIZE,
723                   IntTab(0, IOX_MTTY_TGT_ID), false));
724        maptab_iox.add(Segment("iox_seg_fbuf_1", SEG_FBF_BASE + iob1_base, SEG_FBF_SIZE,
725                   IntTab(0, IOX_FBUF_TGT_ID), false));
726        maptab_iox.add(Segment("iox_seg_bdev_1", SEG_IOC_BASE + iob1_base, SEG_IOC_SIZE,
727                   IntTab(0, IOX_BDEV_TGT_ID), false));
728        maptab_iox.add(Segment("iox_seg_mnic_1", SEG_NIC_BASE + iob1_base, SEG_NIC_SIZE,
729                   IntTab(0, IOX_MNIC_TGT_ID), false));
730        maptab_iox.add(Segment("iox_seg_cdma_1", SEG_CMA_BASE + iob1_base, SEG_CMA_SIZE,
731                   IntTab(0, IOX_CDMA_TGT_ID), false));
732        maptab_iox.add(Segment("iox_seg_iopi_1", SEG_PIC_BASE + iob1_base, SEG_PIC_SIZE,
733                   IntTab(0, IOX_IOPI_TGT_ID), false));
734    }
735
736    // If there is more than one cluster, external peripherals
737    // can access RAM through two segments (IOB0 / IOB1).
738    // As IOMMU is not activated, addresses are 40 bits (physical addresses),
739    // and the choice depends on address bit A[32].
740    for (size_t x = 0; x < XMAX; x++)
741    {
742        for (size_t y = 0; y < YMAX ; y++)
743        {
744            const bool wti       = true;
745            const bool cacheable = true;
746
747            const uint64_t offset = ((uint64_t)cluster(x,y))
748                << (vci_address_width-x_width-y_width);
749
750            const uint64_t xicu_base = SEG_XCU_BASE + offset;
751
752            if ( (y & 0x1) == 0 ) // use IOB0
753            {
754                std::ostringstream sxcu0;
755                sxcu0 << "iox_seg_xcu0_" << x << "_" << y;
756                maptab_iox.add(Segment(sxcu0.str(), xicu_base, SEG_XCU_SIZE,
757                            IntTab(0, IOX_IOB0_TGT_ID), not cacheable, wti));
758
759                std::ostringstream siob0;
760                siob0 << "iox_seg_ram0_" << x << "_" << y;
761                maptab_iox.add(Segment(siob0.str(), offset, SEG_XCU_BASE,
762                            IntTab(0, IOX_IOB0_TGT_ID), not cacheable, not wti));
763            }
764            else                  // USE IOB1
765            {
766                std::ostringstream sxcu1;
767                sxcu1 << "iox_seg_xcu1_" << x << "_" << y;
768                maptab_iox.add(Segment(sxcu1.str(), xicu_base, SEG_XCU_SIZE,
769                            IntTab(0, IOX_IOB1_TGT_ID), not cacheable, wti));
770
771                std::ostringstream siob1;
772                siob1 << "iox_seg_ram1_" << x << "_" << y;
773                maptab_iox.add(Segment(siob1.str(), offset, SEG_XCU_BASE,
774                            IntTab(0, IOX_IOB1_TGT_ID), not cacheable, not wti));
775            }
776        }
777    }
778
779    // This define the mapping between the external initiators (SRCID)
780    // and the port index on the IOX local interconnect.
781
782    maptab_iox.srcid_map( IntTab( 0, CDMA_LOCAL_SRCID ) ,
783                          IntTab( 0, IOX_CDMA_INI_ID  ) );
784    maptab_iox.srcid_map( IntTab( 0, BDEV_LOCAL_SRCID ) ,
785                          IntTab( 0, IOX_BDEV_INI_ID  ) );
786    maptab_iox.srcid_map( IntTab( 0, IOPI_LOCAL_SRCID ) ,
787                          IntTab( 0, IOX_IOPI_INI_ID  ) );
788    maptab_iox.srcid_map( IntTab( 0, IOX_IOB0_INI_ID  ) ,
789                          IntTab( 0, IOX_IOB0_INI_ID  ) );
790
791    if ( cluster_iob0 != cluster_iob1 )
792    {
793        maptab_iox.srcid_map( IntTab( 0, IOX_IOB1_INI_ID ) ,
794                              IntTab( 0, IOX_IOB1_INI_ID ) );
795    }
796
797    std::cout << "IOX network " << maptab_iox << std::endl;
798
799    ////////////////////
800    // Signals
801    ///////////////////
802
803    sc_clock                          signal_clk("clk");
804    sc_signal<bool>                   signal_resetn("resetn");
805
806    sc_signal<bool>                   signal_irq_false;
807    sc_signal<bool>                   signal_irq_bdev;
808    sc_signal<bool>                   signal_irq_mtty_rx;
809    sc_signal<bool>                   signal_irq_mnic_rx[NB_NIC_CHANNELS];
810    sc_signal<bool>                   signal_irq_mnic_tx[NB_NIC_CHANNELS];
811    sc_signal<bool>                   signal_irq_cdma[NB_CMA_CHANNELS];
812
813    // VCI signals for IOX network
814    VciSignals<vci_param_ext>         signal_vci_ini_iob0("signal_vci_ini_iob0");
815    VciSignals<vci_param_ext>         signal_vci_ini_iob1("signal_vci_ini_iob1");
816    VciSignals<vci_param_ext>         signal_vci_ini_bdev("signal_vci_ini_bdev");
817    VciSignals<vci_param_ext>         signal_vci_ini_cdma("signal_vci_ini_cdma");
818    VciSignals<vci_param_ext>         signal_vci_ini_iopi("signal_vci_ini_iopi");
819
820    VciSignals<vci_param_ext>         signal_vci_tgt_iob0("signal_vci_tgt_iob0");
821    VciSignals<vci_param_ext>         signal_vci_tgt_iob1("signal_vci_tgt_iob1");
822    VciSignals<vci_param_ext>         signal_vci_tgt_mtty("signal_vci_tgt_mtty");
823    VciSignals<vci_param_ext>         signal_vci_tgt_fbuf("signal_vci_tgt_fbuf");
824    VciSignals<vci_param_ext>         signal_vci_tgt_mnic("signal_vci_tgt_mnic");
825    VciSignals<vci_param_ext>         signal_vci_tgt_bdev("signal_vci_tgt_bdev");
826    VciSignals<vci_param_ext>         signal_vci_tgt_cdma("signal_vci_tgt_cdma");
827    VciSignals<vci_param_ext>         signal_vci_tgt_iopi("signal_vci_ini_iopi");
828
829   // Horizontal inter-clusters INT network DSPIN
830   DspinSignals<dspin_int_cmd_width>*** signal_dspin_int_cmd_h_inc =
831      alloc_elems<DspinSignals<dspin_int_cmd_width> >("signal_dspin_int_cmd_h_inc", XMAX-1, YMAX, 3);
832   DspinSignals<dspin_int_cmd_width>*** signal_dspin_int_cmd_h_dec =
833      alloc_elems<DspinSignals<dspin_int_cmd_width> >("signal_dspin_int_cmd_h_dec", XMAX-1, YMAX, 3);
834   DspinSignals<dspin_int_rsp_width>*** signal_dspin_int_rsp_h_inc =
835      alloc_elems<DspinSignals<dspin_int_rsp_width> >("signal_dspin_int_rsp_h_inc", XMAX-1, YMAX, 2);
836   DspinSignals<dspin_int_rsp_width>*** signal_dspin_int_rsp_h_dec =
837      alloc_elems<DspinSignals<dspin_int_rsp_width> >("signal_dspin_int_rsp_h_dec", XMAX-1, YMAX, 2);
838
839   // Vertical inter-clusters INT network DSPIN
840   DspinSignals<dspin_int_cmd_width>*** signal_dspin_int_cmd_v_inc =
841      alloc_elems<DspinSignals<dspin_int_cmd_width> >("signal_dspin_int_cmd_v_inc", XMAX, YMAX-1, 3);
842   DspinSignals<dspin_int_cmd_width>*** signal_dspin_int_cmd_v_dec =
843      alloc_elems<DspinSignals<dspin_int_cmd_width> >("signal_dspin_int_cmd_v_dec", XMAX, YMAX-1, 3);
844   DspinSignals<dspin_int_rsp_width>*** signal_dspin_int_rsp_v_inc =
845      alloc_elems<DspinSignals<dspin_int_rsp_width> >("signal_dspin_int_rsp_v_inc", XMAX, YMAX-1, 2);
846   DspinSignals<dspin_int_rsp_width>*** signal_dspin_int_rsp_v_dec =
847      alloc_elems<DspinSignals<dspin_int_rsp_width> >("signal_dspin_int_rsp_v_dec", XMAX, YMAX-1, 2);
848
849   // Mesh boundaries INT network DSPIN
850   DspinSignals<dspin_int_cmd_width>**** signal_dspin_false_int_cmd_in =
851      alloc_elems<DspinSignals<dspin_int_cmd_width> >("signal_dspin_false_int_cmd_in", XMAX, YMAX, 4, 3);
852   DspinSignals<dspin_int_cmd_width>**** signal_dspin_false_int_cmd_out =
853      alloc_elems<DspinSignals<dspin_int_cmd_width> >("signal_dspin_false_int_cmd_out", XMAX, YMAX, 4, 3);
854   DspinSignals<dspin_int_rsp_width>**** signal_dspin_false_int_rsp_in =
855      alloc_elems<DspinSignals<dspin_int_rsp_width> >("signal_dspin_false_int_rsp_in", XMAX, YMAX, 4, 2);
856   DspinSignals<dspin_int_rsp_width>**** signal_dspin_false_int_rsp_out =
857      alloc_elems<DspinSignals<dspin_int_rsp_width> >("signal_dspin_false_int_rsp_out", XMAX, YMAX, 4, 2);
858
859
860   // Horizontal inter-clusters RAM network DSPIN
861   DspinSignals<dspin_ram_cmd_width>** signal_dspin_ram_cmd_h_inc =
862      alloc_elems<DspinSignals<dspin_ram_cmd_width> >("signal_dspin_ram_cmd_h_inc", XMAX-1, YMAX);
863   DspinSignals<dspin_ram_cmd_width>** signal_dspin_ram_cmd_h_dec =
864      alloc_elems<DspinSignals<dspin_ram_cmd_width> >("signal_dspin_ram_cmd_h_dec", XMAX-1, YMAX);
865   DspinSignals<dspin_ram_rsp_width>** signal_dspin_ram_rsp_h_inc =
866      alloc_elems<DspinSignals<dspin_ram_rsp_width> >("signal_dspin_ram_rsp_h_inc", XMAX-1, YMAX);
867   DspinSignals<dspin_ram_rsp_width>** signal_dspin_ram_rsp_h_dec =
868      alloc_elems<DspinSignals<dspin_ram_rsp_width> >("signal_dspin_ram_rsp_h_dec", XMAX-1, YMAX);
869
870   // Vertical inter-clusters RAM network DSPIN
871   DspinSignals<dspin_ram_cmd_width>** signal_dspin_ram_cmd_v_inc =
872      alloc_elems<DspinSignals<dspin_ram_cmd_width> >("signal_dspin_ram_cmd_v_inc", XMAX, YMAX-1);
873   DspinSignals<dspin_ram_cmd_width>** signal_dspin_ram_cmd_v_dec =
874      alloc_elems<DspinSignals<dspin_ram_cmd_width> >("signal_dspin_ram_cmd_v_dec", XMAX, YMAX-1);
875   DspinSignals<dspin_ram_rsp_width>** signal_dspin_ram_rsp_v_inc =
876      alloc_elems<DspinSignals<dspin_ram_rsp_width> >("signal_dspin_ram_rsp_v_inc", XMAX, YMAX-1);
877   DspinSignals<dspin_ram_rsp_width>** signal_dspin_ram_rsp_v_dec =
878      alloc_elems<DspinSignals<dspin_ram_rsp_width> >("signal_dspin_ram_rsp_v_dec", XMAX, YMAX-1);
879
880   // Mesh boundaries RAM network DSPIN
881   DspinSignals<dspin_ram_cmd_width>*** signal_dspin_false_ram_cmd_in =
882      alloc_elems<DspinSignals<dspin_ram_cmd_width> >("signal_dspin_false_ram_cmd_in", XMAX, YMAX, 4);
883   DspinSignals<dspin_ram_cmd_width>*** signal_dspin_false_ram_cmd_out =
884      alloc_elems<DspinSignals<dspin_ram_cmd_width> >("signal_dspin_false_ram_cmd_out", XMAX, YMAX, 4);
885   DspinSignals<dspin_ram_rsp_width>*** signal_dspin_false_ram_rsp_in =
886      alloc_elems<DspinSignals<dspin_ram_rsp_width> >("signal_dspin_false_ram_rsp_in", XMAX, YMAX, 4);
887   DspinSignals<dspin_ram_rsp_width>*** signal_dspin_false_ram_rsp_out =
888      alloc_elems<DspinSignals<dspin_ram_rsp_width> >("signal_dspin_false_ram_rsp_out", XMAX, YMAX, 4);
889
890   ////////////////////////////
891   //      Loader
892   ////////////////////////////
893
894#if USE_ALMOS
895   soclib::common::Loader loader(almos_bootloader_pathname,
896                                 almos_archinfo_pathname,
897                                 almos_kernel_pathname);
898#else
899   soclib::common::Loader loader(soft_name);
900#endif
901
902   typedef soclib::common::GdbServer<soclib::common::Mips32ElIss> proc_iss;
903   proc_iss::set_loader(loader);
904
905   ////////////////////////////////////////
906   //  Instanciated Hardware Components
907   ////////////////////////////////////////
908
909   std::cout << std::endl << "External Bus and Peripherals" << std::endl << std::endl;
910
911   const size_t nb_iox_initiators = (cluster_iob0 != cluster_iob1) ? 5 : 4;
912   const size_t nb_iox_targets = (cluster_iob0 != cluster_iob1) ? 8 : 7;
913
914   // IOX network
915   VciIoxNetwork<vci_param_ext>* iox_network;
916   iox_network = new VciIoxNetwork<vci_param_ext>( "iox_network",
917                                                   maptab_iox,
918                                                   nb_iox_targets,
919                                                   nb_iox_initiators );
920
921   // Network Controller
922   VciMultiNic<vci_param_ext>*  mnic;
923   mnic = new VciMultiNic<vci_param_ext>( "mnic",
924                                          IntTab(0, IOX_MNIC_TGT_ID),
925                                          maptab_iox,
926                                          NB_NIC_CHANNELS,
927                                          0,           // mac_4 address
928                                          0,           // mac_2 address
929                                          nic_rx_name,
930                                          nic_tx_name);
931
932   // Frame Buffer
933   VciFrameBuffer<vci_param_ext>*  fbuf;
934   fbuf = new VciFrameBuffer<vci_param_ext>( "fbuf",
935                                             IntTab(0, IOX_FBUF_TGT_ID),
936                                             maptab_iox,
937                                             FBUF_X_SIZE, FBUF_Y_SIZE );
938
939   // Block Device
940   // for AHCI
941   // std::vector<std::string> filenames;
942   // filenames.push_back(disk_name);            // one single disk
943   VciBlockDeviceTsar<vci_param_ext>*  bdev;
944   bdev = new VciBlockDeviceTsar<vci_param_ext>( "bdev",
945                                                  maptab_iox,
946                                                  IntTab(0, BDEV_LOCAL_SRCID),
947                                                  IntTab(0, IOX_BDEV_TGT_ID),
948                                                  disk_name,
949                                                  512,        // block size
950                                                  64,         // burst size (bytes)
951                                                  0 );        // disk latency
952
953   // Chained Buffer DMA controller
954   VciChbufDma<vci_param_ext>*  cdma;
955   cdma = new VciChbufDma<vci_param_ext>( "cdma",
956                                          maptab_iox,
957                                          IntTab(0, CDMA_LOCAL_SRCID),
958                                          IntTab(0, IOX_CDMA_TGT_ID),
959                                          64,          // burst size (bytes)
960                                          2*NB_NIC_CHANNELS );
961   // Multi-TTY controller
962   std::vector<std::string> vect_names;
963   for( size_t tid = 0 ; tid < NB_TTY_CHANNELS ; tid++ )
964   {
965      std::ostringstream term_name;
966         term_name <<  "term" << tid;
967         vect_names.push_back(term_name.str().c_str());
968      }
969      VciMultiTty<vci_param_ext>*  mtty;
970      mtty = new VciMultiTty<vci_param_ext>( "mtty",
971                                             IntTab(0, IOX_MTTY_TGT_ID),
972                                             maptab_iox,
973                                             vect_names);
974
975   // IOPIC
976   VciIopic<vci_param_ext>* iopi;
977   iopi = new VciIopic<vci_param_ext>( "iopi",
978                                       maptab_iox,
979                                       IntTab(0, IOPI_LOCAL_SRCID),
980                                       IntTab(0, IOX_IOPI_TGT_ID),
981                                       32 );        // number of input HWI
982   // Clusters
983   TsarIobCluster<vci_param_int,
984                  vci_param_ext,
985                  dspin_int_cmd_width,
986                  dspin_int_rsp_width,
987                  dspin_ram_cmd_width,
988                  dspin_ram_rsp_width>* clusters[XMAX][YMAX];
989
990#if USE_OPENMP
991#pragma omp parallel
992    {
993#pragma omp for
994#endif
995        for(size_t i = 0; i  < (XMAX * YMAX); i++)
996        {
997            size_t x = i / YMAX;
998            size_t y = i % YMAX;
999
1000#if USE_OPENMP
1001#pragma omp critical
1002            {
1003#endif
1004            std::cout << std::endl;
1005            std::cout << "Cluster_" << std::dec << x << "_" << y << std::endl;
1006            std::cout << std::endl;
1007
1008            const bool is_iob0 = (cluster(x,y) == cluster_iob0);
1009            const bool is_iob1 = (cluster(x,y) == cluster_iob1);
1010            const bool is_io_cluster = is_iob0 || is_iob1;
1011
1012            const int iox_iob_ini_id = is_iob0 ?
1013                IOX_IOB0_INI_ID :
1014                IOX_IOB1_INI_ID ;
1015            const int iox_iob_tgt_id = is_iob0 ?
1016                IOX_IOB0_TGT_ID :
1017                IOX_IOB1_TGT_ID ;
1018
1019            std::ostringstream sc;
1020            sc << "cluster_" << x << "_" << y;
1021            clusters[x][y] = new TsarIobCluster<vci_param_int,
1022                                                vci_param_ext,
1023                                                dspin_int_cmd_width,
1024                                                dspin_int_rsp_width,
1025                                                dspin_ram_cmd_width,
1026                                                dspin_ram_rsp_width>
1027            (
1028                sc.str().c_str(),
1029                NB_PROCS_MAX,
1030                NB_DMA_CHANNELS,
1031                x,
1032                y,
1033                XMAX,
1034                YMAX,
1035
1036                maptab_int,
1037                maptab_ram,
1038                maptab_iox,
1039
1040                x_width,
1041                y_width,
1042                vci_srcid_width - x_width - y_width,            // l_id width,
1043
1044                INT_MEMC_TGT_ID,
1045                INT_XICU_TGT_ID,
1046                INT_MDMA_TGT_ID,
1047                INT_BROM_TGT_ID,
1048                INT_IOBX_TGT_ID,
1049
1050                INT_PROC_INI_ID,
1051                INT_MDMA_INI_ID,
1052                INT_IOBX_INI_ID,
1053
1054                RAM_XRAM_TGT_ID,
1055
1056                RAM_MEMC_INI_ID,
1057                RAM_IOBX_INI_ID,
1058
1059                is_io_cluster,
1060                iox_iob_tgt_id,
1061                iox_iob_ini_id,
1062
1063                MEMC_WAYS,
1064                MEMC_SETS,
1065                L1_IWAYS,
1066                L1_ISETS,
1067                L1_DWAYS,
1068                L1_DSETS,
1069                XRAM_LATENCY,
1070                XCU_NB_INPUTS,
1071
1072                DISTRIBUTED_BOOT,
1073
1074                loader,
1075
1076                frozen_cycles,
1077                debug_from,
1078                debug_ok and (cluster(x,y) == debug_memc_id),
1079                debug_ok and (cluster(x,y) == debug_proc_id),
1080                debug_ok and debug_iob
1081            );
1082
1083#if USE_OPENMP
1084            } // end critical
1085#endif
1086        } // end for
1087#if USE_OPENMP
1088    }
1089#endif
1090
1091    std::cout << std::endl;
1092
1093    ///////////////////////////////////////////////////////////////////////////////
1094    //     Net-list
1095    ///////////////////////////////////////////////////////////////////////////////
1096
1097    // IOX network connexion
1098    iox_network->p_clk                                   (signal_clk);
1099    iox_network->p_resetn                                (signal_resetn);
1100    iox_network->p_to_ini[IOX_IOB0_INI_ID]               (signal_vci_ini_iob0);
1101    iox_network->p_to_ini[IOX_BDEV_INI_ID]               (signal_vci_ini_bdev);
1102    iox_network->p_to_ini[IOX_CDMA_INI_ID]               (signal_vci_ini_cdma);
1103    iox_network->p_to_ini[IOX_IOPI_INI_ID]               (signal_vci_ini_iopi);
1104
1105    iox_network->p_to_tgt[IOX_IOB0_TGT_ID]               (signal_vci_tgt_iob0);
1106    iox_network->p_to_tgt[IOX_MTTY_TGT_ID]               (signal_vci_tgt_mtty);
1107    iox_network->p_to_tgt[IOX_FBUF_TGT_ID]               (signal_vci_tgt_fbuf);
1108    iox_network->p_to_tgt[IOX_MNIC_TGT_ID]               (signal_vci_tgt_mnic);
1109    iox_network->p_to_tgt[IOX_BDEV_TGT_ID]               (signal_vci_tgt_bdev);
1110    iox_network->p_to_tgt[IOX_CDMA_TGT_ID]               (signal_vci_tgt_cdma);
1111    iox_network->p_to_tgt[IOX_IOPI_TGT_ID]               (signal_vci_tgt_iopi);
1112
1113    if (cluster_iob0 != cluster_iob1)
1114    {
1115        iox_network->p_to_ini[IOX_IOB1_INI_ID]           (signal_vci_ini_iob1);
1116        iox_network->p_to_tgt[IOX_IOB1_TGT_ID]           (signal_vci_tgt_iob1);
1117    }
1118
1119    // BDEV connexion
1120    bdev->p_clk                                          (signal_clk);
1121    bdev->p_resetn                                       (signal_resetn);
1122    bdev->p_irq                                          (signal_irq_bdev);
1123    bdev->p_vci_target                                   (signal_vci_tgt_bdev);
1124    bdev->p_vci_initiator                                (signal_vci_ini_bdev);
1125
1126    std::cout << "  - BDEV connected" << std::endl;
1127
1128    // FBUF connexion
1129    fbuf->p_clk                                          (signal_clk);
1130    fbuf->p_resetn                                       (signal_resetn);
1131    fbuf->p_vci                                          (signal_vci_tgt_fbuf);
1132
1133    std::cout << "  - FBUF connected" << std::endl;
1134
1135    // MNIC connexion
1136    mnic->p_clk                                          (signal_clk);
1137    mnic->p_resetn                                       (signal_resetn);
1138    mnic->p_vci                                          (signal_vci_tgt_mnic);
1139    for ( size_t i=0 ; i<NB_NIC_CHANNELS ; i++ )
1140    {
1141         mnic->p_rx_irq[i]                               (signal_irq_mnic_rx[i]);
1142         mnic->p_tx_irq[i]                               (signal_irq_mnic_tx[i]);
1143    }
1144
1145    std::cout << "  - MNIC connected" << std::endl;
1146
1147    // MTTY connexion
1148    mtty->p_clk                                          (signal_clk);
1149    mtty->p_resetn                                       (signal_resetn);
1150    mtty->p_vci                                          (signal_vci_tgt_mtty);
1151    mtty->p_irq[0]                                       (signal_irq_mtty_rx);
1152
1153    std::cout << "  - MTTY connected" << std::endl;
1154
1155    // CDMA connexion
1156    cdma->p_clk                                          (signal_clk);
1157    cdma->p_resetn                                       (signal_resetn);
1158    cdma->p_vci_target                                   (signal_vci_tgt_cdma);
1159    cdma->p_vci_initiator                                (signal_vci_ini_cdma);
1160    for ( size_t i=0 ; i<(NB_NIC_CHANNELS*2) ; i++)
1161    {
1162        cdma->p_irq[i]                                   (signal_irq_cdma[i]);
1163    }
1164
1165    std::cout << "  - CDMA connected" << std::endl;
1166
1167    // IOPI connexion
1168    iopi->p_clk                                          (signal_clk);
1169    iopi->p_resetn                                       (signal_resetn);
1170    iopi->p_vci_target                                   (signal_vci_tgt_iopi);
1171    iopi->p_vci_initiator                                (signal_vci_ini_iopi);
1172    for ( size_t i=0 ; i<32 ; i++)
1173    {
1174       if     (i < NB_NIC_CHANNELS)    iopi->p_hwi[i] (signal_irq_mnic_rx[i]);
1175       else if(i < 2 )                 iopi->p_hwi[i] (signal_irq_false);
1176       else if(i < 2+NB_NIC_CHANNELS)  iopi->p_hwi[i] (signal_irq_mnic_tx[i-2]);
1177       else if(i < 4 )                 iopi->p_hwi[i] (signal_irq_false);
1178       else if(i < 4+NB_CMA_CHANNELS)  iopi->p_hwi[i] (signal_irq_cdma[i-4]);
1179       else if(i < 8)                  iopi->p_hwi[i] (signal_irq_false);
1180       else if(i == 8)                 iopi->p_hwi[i] (signal_irq_bdev);
1181       else if(i == 9)                 iopi->p_hwi[i] (signal_irq_mtty_rx);
1182       else                            iopi->p_hwi[i] (signal_irq_false);
1183    }
1184
1185    std::cout << "  - IOPIC connected" << std::endl;
1186
1187
1188    // IOB0 cluster connexion to IOX network
1189    (*clusters[0][0]->p_vci_iob_iox_ini) (signal_vci_ini_iob0);
1190    (*clusters[0][0]->p_vci_iob_iox_tgt) (signal_vci_tgt_iob0);
1191
1192    // IOB1 cluster connexion to IOX network
1193    // (only when there is more than 1 cluster)
1194    if ( cluster_iob0 != cluster_iob1 )
1195    {
1196        (*clusters[XMAX-1][YMAX-1]->p_vci_iob_iox_ini) (signal_vci_ini_iob1);
1197        (*clusters[XMAX-1][YMAX-1]->p_vci_iob_iox_tgt) (signal_vci_tgt_iob1);
1198    }
1199
1200    // All clusters Clock & RESET connexions
1201    for ( size_t x = 0; x < (XMAX); x++ )
1202    {
1203        for (size_t y = 0; y < YMAX; y++)
1204        {
1205            clusters[x][y]->p_clk     (signal_clk);
1206            clusters[x][y]->p_resetn  (signal_resetn);
1207        }
1208    }
1209
1210   // Inter Clusters horizontal connections
1211   if (XMAX > 1)
1212   {
1213      for (size_t x = 0; x < (XMAX-1); x++)
1214      {
1215         for (size_t y = 0; y < YMAX; y++)
1216         {
1217            for (size_t k = 0; k < 3; k++)
1218            {
1219               clusters[x][y]->p_dspin_int_cmd_out[EAST][k]      (signal_dspin_int_cmd_h_inc[x][y][k]);
1220               clusters[x+1][y]->p_dspin_int_cmd_in[WEST][k]     (signal_dspin_int_cmd_h_inc[x][y][k]);
1221               clusters[x][y]->p_dspin_int_cmd_in[EAST][k]       (signal_dspin_int_cmd_h_dec[x][y][k]);
1222               clusters[x+1][y]->p_dspin_int_cmd_out[WEST][k]    (signal_dspin_int_cmd_h_dec[x][y][k]);
1223            }
1224
1225            for (size_t k = 0; k < 2; k++)
1226            {
1227               clusters[x][y]->p_dspin_int_rsp_out[EAST][k]      (signal_dspin_int_rsp_h_inc[x][y][k]);
1228               clusters[x+1][y]->p_dspin_int_rsp_in[WEST][k]     (signal_dspin_int_rsp_h_inc[x][y][k]);
1229               clusters[x][y]->p_dspin_int_rsp_in[EAST][k]       (signal_dspin_int_rsp_h_dec[x][y][k]);
1230               clusters[x+1][y]->p_dspin_int_rsp_out[WEST][k]    (signal_dspin_int_rsp_h_dec[x][y][k]);
1231            }
1232
1233            clusters[x][y]->p_dspin_ram_cmd_out[EAST]      (signal_dspin_ram_cmd_h_inc[x][y]);
1234            clusters[x+1][y]->p_dspin_ram_cmd_in[WEST]     (signal_dspin_ram_cmd_h_inc[x][y]);
1235            clusters[x][y]->p_dspin_ram_cmd_in[EAST]       (signal_dspin_ram_cmd_h_dec[x][y]);
1236            clusters[x+1][y]->p_dspin_ram_cmd_out[WEST]    (signal_dspin_ram_cmd_h_dec[x][y]);
1237            clusters[x][y]->p_dspin_ram_rsp_out[EAST]      (signal_dspin_ram_rsp_h_inc[x][y]);
1238            clusters[x+1][y]->p_dspin_ram_rsp_in[WEST]     (signal_dspin_ram_rsp_h_inc[x][y]);
1239            clusters[x][y]->p_dspin_ram_rsp_in[EAST]       (signal_dspin_ram_rsp_h_dec[x][y]);
1240            clusters[x+1][y]->p_dspin_ram_rsp_out[WEST]    (signal_dspin_ram_rsp_h_dec[x][y]);
1241         }
1242      }
1243   }
1244
1245   std::cout << std::endl << "Horizontal connections established" << std::endl;
1246
1247   // Inter Clusters vertical connections
1248   if (YMAX > 1)
1249   {
1250      for (size_t y = 0; y < (YMAX-1); y++)
1251      {
1252         for (size_t x = 0; x < XMAX; x++)
1253         {
1254            for (size_t k = 0; k < 3; k++)
1255            {
1256               clusters[x][y]->p_dspin_int_cmd_out[NORTH][k]     (signal_dspin_int_cmd_v_inc[x][y][k]);
1257               clusters[x][y+1]->p_dspin_int_cmd_in[SOUTH][k]    (signal_dspin_int_cmd_v_inc[x][y][k]);
1258               clusters[x][y]->p_dspin_int_cmd_in[NORTH][k]      (signal_dspin_int_cmd_v_dec[x][y][k]);
1259               clusters[x][y+1]->p_dspin_int_cmd_out[SOUTH][k]   (signal_dspin_int_cmd_v_dec[x][y][k]);
1260            }
1261
1262            for (size_t k = 0; k < 2; k++)
1263            {
1264               clusters[x][y]->p_dspin_int_rsp_out[NORTH][k]     (signal_dspin_int_rsp_v_inc[x][y][k]);
1265               clusters[x][y+1]->p_dspin_int_rsp_in[SOUTH][k]    (signal_dspin_int_rsp_v_inc[x][y][k]);
1266               clusters[x][y]->p_dspin_int_rsp_in[NORTH][k]      (signal_dspin_int_rsp_v_dec[x][y][k]);
1267               clusters[x][y+1]->p_dspin_int_rsp_out[SOUTH][k]   (signal_dspin_int_rsp_v_dec[x][y][k]);
1268            }
1269
1270            clusters[x][y]->p_dspin_ram_cmd_out[NORTH]     (signal_dspin_ram_cmd_v_inc[x][y]);
1271            clusters[x][y+1]->p_dspin_ram_cmd_in[SOUTH]    (signal_dspin_ram_cmd_v_inc[x][y]);
1272            clusters[x][y]->p_dspin_ram_cmd_in[NORTH]      (signal_dspin_ram_cmd_v_dec[x][y]);
1273            clusters[x][y+1]->p_dspin_ram_cmd_out[SOUTH]   (signal_dspin_ram_cmd_v_dec[x][y]);
1274            clusters[x][y]->p_dspin_ram_rsp_out[NORTH]     (signal_dspin_ram_rsp_v_inc[x][y]);
1275            clusters[x][y+1]->p_dspin_ram_rsp_in[SOUTH]    (signal_dspin_ram_rsp_v_inc[x][y]);
1276            clusters[x][y]->p_dspin_ram_rsp_in[NORTH]      (signal_dspin_ram_rsp_v_dec[x][y]);
1277            clusters[x][y+1]->p_dspin_ram_rsp_out[SOUTH]   (signal_dspin_ram_rsp_v_dec[x][y]);
1278         }
1279      }
1280   }
1281
1282   std::cout << "Vertical connections established" << std::endl;
1283
1284   // East & West boundary cluster connections
1285   for (size_t y = 0; y < YMAX; y++)
1286   {
1287      for (size_t k = 0; k < 3; k++)
1288      {
1289         clusters[0][y]->p_dspin_int_cmd_in[WEST][k]          (signal_dspin_false_int_cmd_in[0][y][WEST][k]);
1290         clusters[0][y]->p_dspin_int_cmd_out[WEST][k]         (signal_dspin_false_int_cmd_out[0][y][WEST][k]);
1291         clusters[XMAX-1][y]->p_dspin_int_cmd_in[EAST][k]     (signal_dspin_false_int_cmd_in[XMAX-1][y][EAST][k]);
1292         clusters[XMAX-1][y]->p_dspin_int_cmd_out[EAST][k]    (signal_dspin_false_int_cmd_out[XMAX-1][y][EAST][k]);
1293      }
1294
1295      for (size_t k = 0; k < 2; k++)
1296      {
1297         clusters[0][y]->p_dspin_int_rsp_in[WEST][k]          (signal_dspin_false_int_rsp_in[0][y][WEST][k]);
1298         clusters[0][y]->p_dspin_int_rsp_out[WEST][k]         (signal_dspin_false_int_rsp_out[0][y][WEST][k]);
1299         clusters[XMAX-1][y]->p_dspin_int_rsp_in[EAST][k]     (signal_dspin_false_int_rsp_in[XMAX-1][y][EAST][k]);
1300         clusters[XMAX-1][y]->p_dspin_int_rsp_out[EAST][k]    (signal_dspin_false_int_rsp_out[XMAX-1][y][EAST][k]);
1301      }
1302
1303     clusters[0][y]->p_dspin_ram_cmd_in[WEST]       (signal_dspin_false_ram_cmd_in[0][y][WEST]);
1304     clusters[0][y]->p_dspin_ram_cmd_out[WEST]      (signal_dspin_false_ram_cmd_out[0][y][WEST]);
1305     clusters[0][y]->p_dspin_ram_rsp_in[WEST]       (signal_dspin_false_ram_rsp_in[0][y][WEST]);
1306     clusters[0][y]->p_dspin_ram_rsp_out[WEST]      (signal_dspin_false_ram_rsp_out[0][y][WEST]);
1307
1308     clusters[XMAX-1][y]->p_dspin_ram_cmd_in[EAST]  (signal_dspin_false_ram_cmd_in[XMAX-1][y][EAST]);
1309     clusters[XMAX-1][y]->p_dspin_ram_cmd_out[EAST] (signal_dspin_false_ram_cmd_out[XMAX-1][y][EAST]);
1310     clusters[XMAX-1][y]->p_dspin_ram_rsp_in[EAST]  (signal_dspin_false_ram_rsp_in[XMAX-1][y][EAST]);
1311     clusters[XMAX-1][y]->p_dspin_ram_rsp_out[EAST] (signal_dspin_false_ram_rsp_out[XMAX-1][y][EAST]);
1312   }
1313
1314   std::cout << "East & West boundaries established" << std::endl;
1315
1316   // North & South boundary clusters connections
1317   for (size_t x = 0; x < XMAX; x++)
1318   {
1319      for (size_t k = 0; k < 3; k++)
1320      {
1321         clusters[x][0]->p_dspin_int_cmd_in[SOUTH][k]         (signal_dspin_false_int_cmd_in[x][0][SOUTH][k]);
1322         clusters[x][0]->p_dspin_int_cmd_out[SOUTH][k]        (signal_dspin_false_int_cmd_out[x][0][SOUTH][k]);
1323         clusters[x][YMAX-1]->p_dspin_int_cmd_in[NORTH][k]    (signal_dspin_false_int_cmd_in[x][YMAX-1][NORTH][k]);
1324         clusters[x][YMAX-1]->p_dspin_int_cmd_out[NORTH][k]   (signal_dspin_false_int_cmd_out[x][YMAX-1][NORTH][k]);
1325      }
1326
1327      for (size_t k = 0; k < 2; k++)
1328      {
1329         clusters[x][0]->p_dspin_int_rsp_in[SOUTH][k]         (signal_dspin_false_int_rsp_in[x][0][SOUTH][k]);
1330         clusters[x][0]->p_dspin_int_rsp_out[SOUTH][k]        (signal_dspin_false_int_rsp_out[x][0][SOUTH][k]);
1331         clusters[x][YMAX-1]->p_dspin_int_rsp_in[NORTH][k]    (signal_dspin_false_int_rsp_in[x][YMAX-1][NORTH][k]);
1332         clusters[x][YMAX-1]->p_dspin_int_rsp_out[NORTH][k]   (signal_dspin_false_int_rsp_out[x][YMAX-1][NORTH][k]);
1333      }
1334
1335      clusters[x][0]->p_dspin_ram_cmd_in[SOUTH]       (signal_dspin_false_ram_cmd_in[x][0][SOUTH]);
1336      clusters[x][0]->p_dspin_ram_cmd_out[SOUTH]      (signal_dspin_false_ram_cmd_out[x][0][SOUTH]);
1337      clusters[x][0]->p_dspin_ram_rsp_in[SOUTH]       (signal_dspin_false_ram_rsp_in[x][0][SOUTH]);
1338      clusters[x][0]->p_dspin_ram_rsp_out[SOUTH]      (signal_dspin_false_ram_rsp_out[x][0][SOUTH]);
1339
1340      clusters[x][YMAX-1]->p_dspin_ram_cmd_in[NORTH]  (signal_dspin_false_ram_cmd_in[x][YMAX-1][NORTH]);
1341      clusters[x][YMAX-1]->p_dspin_ram_cmd_out[NORTH] (signal_dspin_false_ram_cmd_out[x][YMAX-1][NORTH]);
1342      clusters[x][YMAX-1]->p_dspin_ram_rsp_in[NORTH]  (signal_dspin_false_ram_rsp_in[x][YMAX-1][NORTH]);
1343      clusters[x][YMAX-1]->p_dspin_ram_rsp_out[NORTH] (signal_dspin_false_ram_rsp_out[x][YMAX-1][NORTH]);
1344   }
1345
1346   std::cout << "North & South boundaries established" << std::endl << std::endl;
1347
1348   ////////////////////////////////////////////////////////
1349   //   Simulation
1350   ///////////////////////////////////////////////////////
1351
1352   sc_start(sc_core::sc_time(0, SC_NS));
1353
1354   signal_resetn = false;
1355   signal_irq_false = false;
1356
1357   // network boundaries signals
1358   for (size_t x = 0; x < XMAX ; x++)
1359   {
1360      for (size_t y = 0; y < YMAX ; y++)
1361      {
1362         for (size_t a = 0; a < 4; a++)
1363         {
1364            for (size_t k = 0; k < 3; k++)
1365            {
1366               signal_dspin_false_int_cmd_in[x][y][a][k].write = false;
1367               signal_dspin_false_int_cmd_in[x][y][a][k].read = true;
1368               signal_dspin_false_int_cmd_out[x][y][a][k].write = false;
1369               signal_dspin_false_int_cmd_out[x][y][a][k].read = true;
1370            }
1371
1372            for (size_t k = 0; k < 2; k++)
1373            {
1374               signal_dspin_false_int_rsp_in[x][y][a][k].write = false;
1375               signal_dspin_false_int_rsp_in[x][y][a][k].read = true;
1376               signal_dspin_false_int_rsp_out[x][y][a][k].write = false;
1377               signal_dspin_false_int_rsp_out[x][y][a][k].read = true;
1378            }
1379
1380            signal_dspin_false_ram_cmd_in[x][y][a].write = false;
1381            signal_dspin_false_ram_cmd_in[x][y][a].read = true;
1382            signal_dspin_false_ram_cmd_out[x][y][a].write = false;
1383            signal_dspin_false_ram_cmd_out[x][y][a].read = true;
1384
1385            signal_dspin_false_ram_rsp_in[x][y][a].write = false;
1386            signal_dspin_false_ram_rsp_in[x][y][a].read = true;
1387            signal_dspin_false_ram_rsp_out[x][y][a].write = false;
1388            signal_dspin_false_ram_rsp_out[x][y][a].read = true;
1389         }
1390      }
1391   }
1392
1393    sc_start(sc_core::sc_time(1, SC_NS));
1394    signal_resetn = true;
1395
1396
1397    // simulation loop
1398    struct timeval t1,t2;
1399    gettimeofday(&t1, NULL);
1400
1401    for (size_t n = 1; n < ncycles; n++)
1402    {
1403        // stats display
1404        if( (n % 1000000) == 0)
1405        {
1406            gettimeofday(&t2, NULL);
1407
1408            uint64_t ms1 = (uint64_t) t1.tv_sec  * 1000ULL +
1409                           (uint64_t) t1.tv_usec / 1000;
1410            uint64_t ms2 = (uint64_t) t2.tv_sec  * 1000ULL +
1411                           (uint64_t) t2.tv_usec / 1000;
1412            std::cerr << "### cycle = " << n
1413                      << " / frequency = "
1414                      << (double) 1000000 / (double) (ms2 - ms1) << "Khz"
1415                      << std::endl;
1416
1417            gettimeofday(&t1, NULL);
1418        }
1419
1420        // Monitor a specific address for one L1 cache
1421        // clusters[1][1]->proc[0]->cache_monitor(0x50090ULL);
1422
1423        // Monitor a specific address for one L2 cache
1424        // clusters[0][0]->memc->cache_monitor( 0x170000ULL);
1425
1426        // Monitor a specific address for one XRAM
1427        // if (n == 3000000) clusters[0][0]->xram->start_monitor( 0x170000ULL , 64);
1428
1429        if (debug_ok and (n > debug_from) and (n % debug_period == 0))
1430        {
1431            std::cout << "****************** cycle " << std::dec << n ;
1432            std::cout << " ************************************************" << std::endl;
1433
1434            // trace proc[debug_proc_id]
1435            if ( debug_proc_id != 0xFFFFFFFF )
1436            {
1437                size_t l          = debug_proc_id % NB_PROCS_MAX ;
1438                size_t cluster_xy = debug_proc_id / NB_PROCS_MAX ;
1439                size_t x          = cluster_xy >> 4;
1440                size_t y          = cluster_xy & 0xF;
1441
1442                clusters[x][y]->proc[l]->print_trace(1);
1443                std::ostringstream proc_signame;
1444                proc_signame << "[SIG]PROC_" << x << "_" << y << "_" << l ;
1445                clusters[x][y]->signal_int_vci_ini_proc[l].print_trace(proc_signame.str());
1446
1447                clusters[x][y]->xicu->print_trace(l);
1448                std::ostringstream xicu_signame;
1449                xicu_signame << "[SIG]XICU_" << x << "_" << y;
1450                clusters[x][y]->signal_int_vci_tgt_xicu.print_trace(xicu_signame.str());
1451
1452//              clusters[x][y]->mdma->print_trace();
1453//              std::ostringstream mdma_signame;
1454//              mdma_signame << "[SIG]MDMA_" << x << "_" << y;
1455//              clusters[x][y]->signal_int_vci_tgt_mdma.print_trace(mdma_signame.str());
1456
1457                if( clusters[x][y]->signal_proc_it[l].read() )
1458                    std::cout << "### IRQ_PROC_" << std::dec
1459                              << x << "_" << y << "_" << l << " ACTIVE" << std::endl;
1460            }
1461
1462            // trace memc[debug_memc_id]
1463            if ( debug_memc_id != 0xFFFFFFFF )
1464            {
1465                size_t x = debug_memc_id >> 4;
1466                size_t y = debug_memc_id & 0xF;
1467
1468                clusters[x][y]->memc->print_trace(0);
1469                std::ostringstream smemc_tgt;
1470                smemc_tgt << "[SIG]MEMC_TGT_" << x << "_" << y;
1471                clusters[x][y]->signal_int_vci_tgt_memc.print_trace(smemc_tgt.str());
1472                std::ostringstream smemc_ini;
1473                smemc_ini << "[SIG]MEMC_INI_" << x << "_" << y;
1474                clusters[x][y]->signal_ram_vci_ini_memc.print_trace(smemc_ini.str());
1475
1476                clusters[x][y]->xram->print_trace();
1477                std::ostringstream sxram_tgt;
1478                sxram_tgt << "[SIG]XRAM_TGT_" << x << "_" << y;
1479                clusters[x][y]->signal_ram_vci_tgt_xram.print_trace(sxram_tgt.str());
1480            }
1481
1482
1483            // trace XRAM and XRAM network routers in cluster[debug_xram_id]
1484            if ( debug_xram_id != 0xFFFFFFFF )
1485            {
1486                size_t x = debug_xram_id >> 4;
1487                size_t y = debug_xram_id & 0xF;
1488
1489                clusters[x][y]->xram->print_trace();
1490                std::ostringstream sxram_tgt;
1491                sxram_tgt << "[SIG]XRAM_TGT_" << x << "_" << y;
1492                clusters[x][y]->signal_ram_vci_tgt_xram.print_trace(sxram_tgt.str());
1493
1494                clusters[x][y]->ram_router_cmd->print_trace();
1495                clusters[x][y]->ram_router_rsp->print_trace();
1496            }
1497
1498            // trace iob, iox and external peripherals
1499            if ( debug_iob )
1500            {
1501                clusters[0][0]->iob->print_trace();
1502                clusters[XMAX-1][YMAX-1]->iob->print_trace();
1503//              clusters[0][0]->signal_int_vci_tgt_iobx.print_trace( "[SIG]IOB0_INT_TGT");
1504//              clusters[0][0]->signal_int_vci_ini_iobx.print_trace( "[SIG]IOB0_INT_INI");
1505//              clusters[0][0]->signal_ram_vci_ini_iobx.print_trace( "[SIG]IOB0_RAM_INI");
1506
1507                signal_vci_ini_iob0.print_trace("[SIG]IOB0_IOX_INI");
1508                signal_vci_tgt_iob0.print_trace("[SIG]IOB0_IOX_TGT");
1509
1510//              cdma->print_trace();
1511//              signal_vci_tgt_cdma.print_trace("[SIG]IOX_CDMA_TGT");
1512//              signal_vci_ini_cdma.print_trace("[SIG]IOX_CDMA_INI");
1513
1514//              mtty->print_trace();
1515//              signal_vci_tgt_mtty.print_trace("[SIG]IOX_MTTY_TGT");
1516
1517                bdev->print_trace();
1518                signal_vci_tgt_bdev.print_trace("[SIG]BDEV_TGT");
1519                signal_vci_ini_bdev.print_trace("[SIG]BDEV_INI");
1520
1521                mnic->print_trace();
1522                signal_vci_tgt_mnic.print_trace("[SIG]MNIC_TGT");
1523
1524//              fbuf->print_trace();
1525//              signal_vci_tgt_fbuf.print_trace("[SIG]FBUF");
1526
1527                iopi->print_trace();
1528                signal_vci_ini_iopi.print_trace("[SIG]IOPI_INI");
1529                signal_vci_tgt_iopi.print_trace("[SIG]IOPI_TGT");
1530                iox_network->print_trace();
1531
1532                // interrupts
1533                if (signal_irq_bdev)       std::cout << "### IRQ_BDEV ACTIVE"       << std::endl;
1534                if (signal_irq_mtty_rx)    std::cout << "### IRQ_MTTY ACTIVE"       << std::endl;
1535                if (signal_irq_mnic_rx[0]) std::cout << "### IRQ_MNIC_RX[0] ACTIVE" << std::endl;
1536                if (signal_irq_mnic_rx[1]) std::cout << "### IRQ_MNIC_RX[1] ACTIVE" << std::endl;
1537                if (signal_irq_mnic_tx[0]) std::cout << "### IRQ_MNIC_TX[0] ACTIVE" << std::endl;
1538                if (signal_irq_mnic_tx[1]) std::cout << "### IRQ_MNIC_TX[1] ACTIVE" << std::endl;
1539            }
1540        }
1541
1542        sc_start(sc_core::sc_time(1, SC_NS));
1543    }
1544    return EXIT_SUCCESS;
1545}
1546
1547int sc_main (int argc, char *argv[])
1548{
1549   try {
1550      return _main(argc, argv);
1551   } catch (std::exception &e) {
1552      std::cout << e.what() << std::endl;
1553   } catch (...) {
1554      std::cout << "Unknown exception occured" << std::endl;
1555      throw;
1556   }
1557   return 1;
1558}
1559
1560
1561// Local Variables:
1562// tab-width: 3
1563// c-basic-offset: 3
1564// c-file-offsets:((innamespace . 0)(inline-open . 0))
1565// indent-tabs-mode: nil
1566// End:
1567
1568// vim: filetype=cpp:expandtab:shiftwidth=3:tabstop=3:softtabstop=3
1569
1570
1571
Note: See TracBrowser for help on using the repository browser.