Changeset 585 for trunk


Ignore:
Timestamp:
Dec 4, 2013, 7:51:10 PM (11 years ago)
Author:
alain
Message:

debug...

Location:
trunk/modules/vci_io_bridge/caba/source
Files:
2 edited

Legend:

Unmodified
Added
Removed
  • trunk/modules/vci_io_bridge/caba/source/include/vci_io_bridge.h

    r434 r585  
    2828// This TSAR component is a bridge to access external peripherals
    2929// connected to an external I/O bus (such as Hypertransport or PCIe).
    30 // AT the moment, the external I/O bus is modeled by a VCI VGMN component.
    3130// It connects three VCI networks:
     31//
    3232// - INT network : to receive both configuration requests from processors
    3333//                 or software driven data access to peripherals.
     
    4040// an - optional - IOMMU service : the 32 bits virtual address is translated
    4141// to a (up to) 40 bits physical address by a standard SoCLib generic TLB.
    42 // In case of TLB MISS, the DMA is stalled until the TLB is updated.
     42// In case of TLB MISS, the DMA transaction is stalled until the TLB is updated.
    4343// In case of page fault (illegal access), a VCI error is returned to the
    4444// faulty peripheral.
     
    4646//   General Constraints:
    4747//
    48 // - All VCI fields have the same widths on the EXT and IOX networks.
    49 // - Only the VCI DATA field can differ between INT and EXT networks,
    50 //   and the width must be 32 or 64 bits.
     48// - All VCI fields have the same widths on the RAM and IOX networks,
     49//   and the VCI DATA field is 64 bits.
     50// - Only the VCI DATA field differ between INT and IOX/RAM networks,
     51//   as the VCI DATA field is 32 bits.
    5152// - The common VCI ADDRESS width cannot be larger than 64 bits.
    5253// - All VCI transactions must be included in a single cache line.
    5354// - Page Tables must have the format required by the SoCLib generic_tlb.
    5455// - IO's segments must be the same in INT and IOX networks
    55 // - Write operations on IOMMU configuration registers (PTPR, ACTIVE) can only
    56 //   be done when DMA_TLB FSM is IDLE. It should, preferably, be done before
     56// - Write operations on IOMMU configuration registers (PTPR, ACTIVE) are
     57//   delayed until DMA_TLB FSM is IDLE. It should, preferably, be done before
    5758//   starting any transfers. Pseudo register INVAL may be modified any time.
    5859////////////////////////////////////////////////////////////////////////////////
     
    9394    : public soclib::caba::BaseModule
    9495{
    95     // Data field can have different widths on INT and EXT networks
    96     typedef typename vci_param_ext::fast_data_t     ext_data_t;
    97     typedef typename vci_param_int::fast_data_t     int_data_t;
     96    // Data and be fields have different widths on INT and EXT networks
     97    typedef typename vci_param_ext::data_t          ext_data_t;
     98    typedef typename vci_param_int::data_t          int_data_t;
     99    typedef typename vci_param_ext::be_t            ext_be_t;
     100    typedef typename vci_param_int::be_t            ext_in_t;
    98101
    99102    // Other fields must be equal   
    100103    typedef typename vci_param_int::fast_addr_t     vci_addr_t;
    101104    typedef typename vci_param_int::srcid_t         vci_srcid_t; 
    102     typedef typename vci_param_int::be_t            vci_be_t;
    103105    typedef typename vci_param_int::trdid_t         vci_trdid_t;
    104106    typedef typename vci_param_int::pktid_t         vci_pktid_t;
     
    161163    { 
    162164        CONFIG_CMD_IDLE,
    163         CONFIG_CMD_FIFO_PUT_CMD,
    164         CONFIG_CMD_FIFO_PUT_RSP,
     165        CONFIG_CMD_NEXT,
     166        CONFIG_CMD_PUT,
     167        CONFIG_CMD_RSP,
    165168        };
    166169   
     
    169172    { 
    170173        CONFIG_RSP_IDLE,
    171         CONFIG_RSP_FIFO_PUT,
     174        CONFIG_RSP_PUT_LO,
     175        CONFIG_RSP_PUT_HI,
     176        CONFIG_RSP_PUT_UNC,
    172177    };
    173178   
     
    241246    sc_signal<uint32_t>         r_iommu_etr;            // iommu error type
    242247    sc_signal<uint32_t>         r_iommu_bad_id;         // SRCID of faulty peripheral
    243     sc_signal<uint32_t>         r_iommu_wti_enable;     // enable WTI transactions when true
     248    sc_signal<uint32_t>         r_iommu_wti_enable;     // enable WTI transactions
    244249    sc_signal<vci_addr_t>       r_iommu_wti_paddr;      // address of IOMMU WTI
    245250    sc_signal<vci_addr_t>*      r_iommu_peri_wti;       // array[32] WTI for peripherals
     
    264269    sc_signal<bool>             r_config_cmd_error;
    265270    sc_signal<uint32_t>         r_config_cmd_inval_vaddr;
    266    
     271
     272    sc_signal<ext_data_t>       r_config_cmd_wdata;
     273    sc_signal<ext_be_t>         r_config_cmd_be;
     274    sc_signal<vci_plen_t>       r_config_cmd_cmd;
     275    sc_signal<vci_addr_t>       r_config_cmd_address;
     276    sc_signal<vci_srcid_t>      r_config_cmd_srcid;
     277    sc_signal<vci_pktid_t>      r_config_cmd_pktid;
     278    sc_signal<vci_trdid_t>      r_config_cmd_trdid;
     279    sc_signal<vci_plen_t>       r_config_cmd_plen;
     280    sc_signal<vci_clen_t>       r_config_cmd_clen;
     281    sc_signal<vci_cons_t>       r_config_cmd_cons;
     282    sc_signal<vci_contig_t>     r_config_cmd_contig;
     283    sc_signal<vci_cfixed_t>     r_config_cmd_cfixed;
     284    sc_signal<vci_wrap_t>       r_config_cmd_wrap;
     285    sc_signal<vci_eop_t>        r_config_cmd_eop;
     286
    267287    ///////////////////////////////////
    268288    // CONFIG_RSP FSM REGISTERS
     
    342362    GenericFifo<vci_trdid_t>    m_dma_cmd_trdid_fifo;
    343363    GenericFifo<vci_pktid_t>    m_dma_cmd_pktid_fifo;
    344     GenericFifo<vci_be_t>       m_dma_cmd_be_fifo;
     364    GenericFifo<ext_be_t>       m_dma_cmd_be_fifo;
    345365    GenericFifo<vci_cmd_t>      m_dma_cmd_cmd_fifo;
    346366    GenericFifo<vci_contig_t>   m_dma_cmd_contig_fifo;
     
    366386    GenericFifo<vci_trdid_t>    m_config_cmd_trdid_fifo;
    367387    GenericFifo<vci_pktid_t>    m_config_cmd_pktid_fifo;
    368     GenericFifo<vci_be_t>       m_config_cmd_be_fifo;
     388    GenericFifo<ext_be_t>       m_config_cmd_be_fifo;
    369389    GenericFifo<vci_cmd_t>      m_config_cmd_cmd_fifo;
    370390    GenericFifo<vci_contig_t>   m_config_cmd_contig_fifo;
  • trunk/modules/vci_io_bridge/caba/source/src/vci_io_bridge.cpp

    r549 r585  
    8383    {
    8484        "CONFIG_CMD_IDLE",
    85         "CONFIG_CMD_FIFO_PUT_CMD",
    86         "CONFIG_CMD_FIFO_PUT_RSP",
     85        "CONFIG_CMD_NEXT",
     86        "CONFIG_CMD_PUT",
     87        "CONFIG_CMD_RSP",
    8788    };
    8889
     
    9091    {
    9192        "CONFIG_RSP_IDLE",
    92         "CONFIG_RSP_FIFO_PUT",
     93        "CONFIG_RSP_PUT_LO",
     94        "CONFIG_RSP_PUT_HI",
     95        "CONFIG_RSP_PUT_UNC",
    9396    };
    9497
     
    170173      r_config_cmd_error("r_config_cmd_error"),
    171174      r_config_cmd_inval_vaddr("r_config_cmd_inval_vaddr"),
     175      r_config_cmd_wdata("r_config_cmd_wdata"),
     176      r_config_cmd_be("r_config_cmd_be"),
     177      r_config_cmd_cmd("r_config_cmd_wdata"),
     178      r_config_cmd_address("r_config_cmd_address"),
     179      r_config_cmd_srcid("r_config_cmd_srcid"),
     180      r_config_cmd_pktid("r_config_cmd_pktid"),
     181      r_config_cmd_trdid("r_config_cmd_trdid"),
     182      r_config_cmd_plen("r_config_cmd_plen"),
     183      r_config_cmd_clen("r_config_cmd_clen"),
     184      r_config_cmd_cons("r_config_cmd_cons"),
     185      r_config_cmd_contig("r_config_cmd_contig"),
     186      r_config_cmd_cfixed("r_config_cmd_cfixed"),
     187      r_config_cmd_wrap("r_config_cmd_wrap"),
     188      r_config_cmd_eop("r_config_cmd_eop"),
    172189
    173190      // CONFIG_RSP FSM registers 
     
    294311    "VCI_IO_BRIDGE ERROR: VCI ADDRESS width cannot be bigger than 64 bits");
    295312
    296     assert( ((vci_param_int::B == 4) or (vci_param_int::B == 8)) and
    297     "VCI_IO_BRIDGE ERROR: VCI DATA width must be 32 or 64 bits on internal network");   
    298 
    299     assert( ((vci_param_ext::B == 4) or (vci_param_ext::B == 8)) and
    300     "VCI_IO_BRIDGE ERROR: VCI DATA width must be 32 or 64 bits on external network");   
     313    assert( (vci_param_int::B == 4) and
     314    "VCI_IO_BRIDGE ERROR: VCI DATA width must be 32 bits on internal network");   
     315
     316    assert( (vci_param_ext::B == 8) and
     317    "VCI_IO_BRIDGE ERROR: VCI DATA width must be 64 bits on external network");   
    301318
    302319    assert( (vci_param_int::S == vci_param_ext::S) and
     
    525542#if DEBUG_DMA_CMD
    526543if( m_debug_activated )
    527 std::cout << "  <IOB DMA_CMD_IDLE> IOMMU not activated" << std::endl;
     544std::cout << "  <IOB DMA_CMD_IDLE> @@@ dma command" << std::endl
     545          << "  address = " << std::hex << p_vci_tgt_iox.address.read()
     546          << " / srcid = " << p_vci_tgt_iox.srcid.read()
     547          << " / trdid = " << p_vci_tgt_iox.trdid.read()
     548          << " / wdata = " << std::hex << p_vci_tgt_iox.wdata.read()
     549          << " / be = " << p_vci_tgt_iox.be.read()
     550          << " / plen = " << std::dec << p_vci_tgt_iox.plen.read()
     551          << " / eop = " << p_vci_tgt_iox.eop.read() << std::endl;
     552
    528553#endif
    529554                // put DMA transaction into DMA_CMD fifo
     
    12141239    ////////////////////////////////////////////////////////////////////////////////
    12151240    // The CONFIG_CMD_FSM handles the VCI commands from the INT network.
    1216     // This FSM is mainly intended to handle single flit config transactions,
    1217     // but it can also handle software driven, multi-flits data transactions.
     1241    // This FSM can handle single flit config transactions, but it can also handle
     1242    // software driven, multi-flits data transactions to ROM (read) or FBF (write).
     1243    // The write burst transactions must be serialised from 32 to 64 bits width.
    12181244    // The configuration requests can be local (IO_BRIDGE config registers)
    12191245    // or remote (config registers of peripherals on IOX network).
     
    12221248    // - In case of local config request, or in case of segmentation violation,
    12231249    //   the FSM put a VCI response request in CONFIG_RSP fifo.
    1224     // - In case of remote transaction, it put the VCI command in CONFIG_CMD fifo.
     1250    // - In case of remote transaction, it put the VCI command in CONFIG_CMD fifo,
     1251    //   and this require two cycles per IOX flit in case of write burst.
    12251252    ///////////////////////////////////////////////////////////////////////////////
    12261253
     
    12281255    {
    12291256    /////////////////////
    1230     case CONFIG_CMD_IDLE:   // waiting VCI command
     1257    case CONFIG_CMD_IDLE:   // A VCI INT command is always consumed in this state
    12311258    {
    12321259        if ( p_vci_tgt_int.cmdval.read() )
     
    12351262#if DEBUG_CONFIG_CMD
    12361263if( m_debug_activated )
    1237 std::cout << "  <IOB CONFIG_CMD_IDLE> Command received"
    1238           << " / address = " << std::hex << p_vci_tgt_int.address.read()
    1239           << " / srcid = " << std::dec << p_vci_tgt_int.srcid.read()
     1264std::cout << "  <IOB CONFIG_CMD_IDLE> ### Config Command received" << std::endl
     1265          << " address = " << std::hex << p_vci_tgt_int.address.read()
     1266          << " / srcid = " << p_vci_tgt_int.srcid.read()
    12401267          << " / trdid = " << p_vci_tgt_int.trdid.read()
    12411268          << " / wdata = " << std::hex << p_vci_tgt_int.wdata.read()
     
    12471274            bool       read  = (p_vci_tgt_int.cmd.read() == vci_param_int::CMD_READ);
    12481275            uint32_t   cell  = (uint32_t)((paddr & 0x1FF)>>2);
    1249  
     1276            bool       eop   = p_vci_tgt_int.eop.read();
     1277            bool       high  = (paddr & 0x4);
     1278
    12501279            // chek segments
    12511280            std::list<soclib::common::Segment>::iterator seg;
     
    12641293            if ( found and special )  // IO_BRIDGE itself
    12651294            {
    1266                 uint32_t      rdata  = 0;
    1267                 bool          rerror = false;
     1295                bool rerror = false;
     1296
     1297                assert( (p_vci_tgt_int.be.read() == 0xF) and
     1298                "ERROR in vci_io_bridge : BE != 0xF for a config access");
     1299
     1300                assert( ( eop ) and
     1301                "ERROR in vci_io_bridge : local config access must be one flit");
    12681302
    12691303                if ( not read && (cell == IOB_IOMMU_PTPR) )       // WRITE PTPR
     
    12731307                else if ( read && (cell == IOB_IOMMU_PTPR) )      // READ PTPR
    12741308                {
    1275                     rdata = r_iommu_ptpr.read();
     1309                    r_config_cmd_rdata = r_iommu_ptpr.read();
    12761310                }
    12771311                else if( not read && (cell == IOB_WTI_ENABLE))  // WRITE WTI_ENABLE
     
    12811315                else if( read && (cell == IOB_WTI_ENABLE))       // READ WTI ENABLE
    12821316                {
    1283                     rdata = r_iommu_wti_enable.read();
     1317                    r_config_cmd_rdata = r_iommu_wti_enable.read();
    12841318                }
    12851319                else if( read && (cell == IOB_IOMMU_BVAR))        // READ BVAR
    12861320                {
    1287                     rdata = r_iommu_bvar.read();
     1321                    r_config_cmd_rdata = r_iommu_bvar.read();
    12881322                }
    12891323                else if( read && (cell == IOB_IOMMU_ETR))          // READ ETR
    12901324                {
    1291                     rdata = r_iommu_etr.read();
     1325                    r_config_cmd_rdata = r_iommu_etr.read();
    12921326                }
    12931327                else if( read && (cell == IOB_IOMMU_BAD_ID))      // READ BAD_ID
    12941328                {
    1295                     rdata = r_iommu_bad_id.read();
     1329                    r_config_cmd_rdata = r_iommu_bad_id.read();
    12961330                }
    12971331                else if( not read && (cell == IOB_INVAL_PTE))     // WRITE INVAL_PTE
     
    13061340                else if( read && (cell == IOB_WTI_ADDR_LO))    // READ WTI_PADDR_LO
    13071341                {
    1308                     rdata = (uint32_t)r_iommu_wti_paddr.read();
     1342                    r_config_cmd_rdata = (uint32_t)r_iommu_wti_paddr.read();
    13091343                }
    13101344                else if( not read && (cell == IOB_WTI_ADDR_HI)) // WRITE WTI_PADDR_HI
     
    13151349                else if( read && (cell == IOB_WTI_ADDR_HI))    // READ WTI_PADDR_HI
    13161350                {
    1317                     rdata = (uint32_t)(r_iommu_wti_paddr.read()>>32);
     1351                    r_config_cmd_rdata = (uint32_t)(r_iommu_wti_paddr.read()>>32);
    13181352                }
    13191353                else if( not read && ((cell >= IOB_PERI_WTI_BEGIN)  // WRITE PERI WTI
     
    13331367                    size_t  index = (cell - IOB_PERI_WTI_BEGIN)/2;
    13341368                    bool    high  = (cell - IOB_PERI_WTI_BEGIN)%2;
    1335                     if ( high ) rdata = (uint32_t)(r_iommu_peri_wti[index].read()>>32);
    1336                     else        rdata = (uint32_t)(r_iommu_peri_wti[index].read());
     1369                    if ( high ) r_config_cmd_rdata =
     1370                                    (uint32_t)(r_iommu_peri_wti[index].read()>>32);
     1371                    else        r_config_cmd_rdata =
     1372                                    (uint32_t)(r_iommu_peri_wti[index].read());
    13371373                }
    13381374                else   // Error: Wrong address, or invalid operation.
     
    13401376                    rerror = true;
    13411377                }
    1342                 r_config_cmd_rdata = rdata;
    13431378                r_config_cmd_error = rerror;
    1344                 r_config_cmd_fsm   = CONFIG_CMD_FIFO_PUT_RSP;
     1379                r_config_cmd_fsm   = CONFIG_CMD_RSP;
    13451380            }
    13461381            else if ( found )                            // remote peripheral
    13471382            {
    1348                 r_config_cmd_fsm  = CONFIG_CMD_FIFO_PUT_CMD;
    1349             }
    1350             else                                         // out of segment
    1351             {
    1352                 r_config_cmd_rdata = 0;
     1383                r_config_cmd_address = p_vci_tgt_int.address.read();
     1384                r_config_cmd_srcid   = p_vci_tgt_int.srcid.read();
     1385                r_config_cmd_trdid   = p_vci_tgt_int.trdid.read();
     1386                r_config_cmd_pktid   = p_vci_tgt_int.pktid.read();
     1387                r_config_cmd_pktid   = p_vci_tgt_int.pktid.read();
     1388                r_config_cmd_plen    = p_vci_tgt_int.plen.read();
     1389                r_config_cmd_cmd     = p_vci_tgt_int.cmd.read();
     1390                r_config_cmd_cons    = p_vci_tgt_int.cons.read();
     1391                r_config_cmd_clen    = p_vci_tgt_int.clen.read();
     1392                r_config_cmd_wrap    = p_vci_tgt_int.wrap.read();
     1393                r_config_cmd_contig  = p_vci_tgt_int.contig.read();
     1394                r_config_cmd_cfixed  = p_vci_tgt_int.cfixed.read();
     1395
     1396                if( eop )                                // single flit command
     1397                {
     1398                    if ( high )     // HI word
     1399                    {
     1400                        r_config_cmd_wdata = ((ext_data_t)p_vci_tgt_int.wdata.read())<<32;
     1401                        r_config_cmd_be    = ((ext_be_t)p_vci_tgt_int.be.read())<<4;
     1402                        r_config_cmd_eop   = true;
     1403                        r_config_cmd_fsm   = CONFIG_CMD_PUT;
     1404                    }
     1405                    else            // LO word
     1406                    {
     1407                        r_config_cmd_wdata = ((ext_data_t)p_vci_tgt_int.wdata.read());
     1408                        r_config_cmd_be    = ((ext_be_t)p_vci_tgt_int.be.read());
     1409                        r_config_cmd_eop   = true;
     1410                        r_config_cmd_fsm   = CONFIG_CMD_PUT;
     1411                    }
     1412                }
     1413                else                                     // multi-flits write
     1414                {
     1415                    if ( high )     // MSB word
     1416                    {
     1417                        r_config_cmd_wdata = ((ext_data_t)p_vci_tgt_int.wdata.read())<<32;
     1418                        r_config_cmd_be    = ((ext_be_t)p_vci_tgt_int.be.read())<<4;
     1419                        r_config_cmd_eop   = false;
     1420                        r_config_cmd_fsm   = CONFIG_CMD_PUT;
     1421                    }
     1422                    else            // LSB word
     1423                    {
     1424                        r_config_cmd_wdata = ((ext_data_t)p_vci_tgt_int.wdata.read());
     1425                        r_config_cmd_be    = ((ext_be_t)p_vci_tgt_int.be.read());
     1426                        r_config_cmd_eop   = false;
     1427                        r_config_cmd_fsm   = CONFIG_CMD_NEXT;
     1428                    }
     1429                }
     1430            }
     1431            else                                         // out of segment address
     1432            {
     1433                r_config_cmd_rdata  = 0;
    13531434                r_config_cmd_error = true;
    1354                 r_config_cmd_fsm   = CONFIG_CMD_FIFO_PUT_RSP;
     1435                if( eop ) r_config_cmd_fsm = CONFIG_CMD_RSP;
    13551436            }
    13561437        } // end if cmdval
    13571438        break;
    13581439    }
    1359     /////////////////////////////
    1360     case CONFIG_CMD_FIFO_PUT_CMD:       // transmit VCI command from the INT network
    1361                                     // to the CONFIG_CMD fifo to IOX network
     1440    /////////////////////
     1441    case CONFIG_CMD_NEXT:  // Consume the second flit for a multi-flits write
     1442    {
     1443        if ( p_vci_tgt_int.cmdval.read() )
     1444        {
     1445            vci_addr_t paddr = p_vci_tgt_int.address.read();
     1446            bool       high  = (paddr & 0x4 == 0x4);
     1447            bool       eop   = p_vci_tgt_int.eop.read();
     1448
     1449            assert( (paddr == r_config_cmd_address.read() + 4) and high and
     1450            "ERROR in vci_io_bridge : addresses must be contiguous in write burst" );
     1451
     1452            r_config_cmd_wdata = r_config_cmd_wdata.read() |
     1453                                 ((ext_data_t)p_vci_tgt_int.wdata.read()<<32);
     1454            r_config_cmd_be    = r_config_cmd_be.read() |
     1455                                 ((ext_be_t)p_vci_tgt_int.be.read()<<4);
     1456            r_config_cmd_eop   = eop;
     1457            r_config_cmd_fsm   = CONFIG_CMD_PUT;
     1458        }
     1459        break;
     1460    }
     1461    ////////////////////
     1462    case CONFIG_CMD_PUT:   // try to post a command to CONFIG_CMD fifo (to IOX network)
    13621463    {
    13631464        config_cmd_fifo_put = true;
    13641465
    1365         if ( p_vci_tgt_int.cmdval.read()  and m_config_cmd_addr_fifo.wok() )
     1466        if ( m_config_cmd_addr_fifo.wok() )
    13661467        {
    13671468
    13681469#if DEBUG_CONFIG_CMD
    13691470if( m_debug_activated )
    1370 std::cout << "  <IOB CONFIG_CMD_FIFO_PUT_CMD> Transmit VCI command to IOX network"
    1371           << " : address = " << std::hex << p_vci_tgt_int.address.read()
    1372           << " / srcid = " << p_vci_tgt_int.srcid.read()
     1471std::cout << "  <IOB CONFIG_CMD_PUT> Transmit VCI command to IOX network"
     1472          << " : address = " << std::hex << r_config_cmd_address.read()
     1473          << " / srcid = " << r_config_cmd_srcid.read()
     1474          << " / eop = " << r_config_cmd_eop.read()
    13731475          << std::endl;
    13741476#endif
    1375             if(  p_vci_tgt_int.eop.read() ) r_config_cmd_fsm = CONFIG_CMD_IDLE;
    1376         }
    1377         break;
    1378     }
    1379     /////////////////////////////
    1380     case CONFIG_CMD_FIFO_PUT_RSP:   // Try to put a response in CONFIG_RSP fifo,
    1381                                     // for a local configuration transaction.
    1382                                     // The FIFO is shared with CONFIG_RSP FSM
    1383                                     // and must we wait for allocation...
    1384     {
    1385         if ( p_vci_tgt_int.cmdval.read() and r_alloc_fifo_config_rsp_local.read() )
     1477            r_config_cmd_fsm = CONFIG_CMD_IDLE;
     1478        }
     1479        break;
     1480    }
     1481    ////////////////////
     1482    case CONFIG_CMD_RSP:   // Try to put a response in CONFIG_RSP fifo, for
     1483                           // a local configuration transaction or a segment error.
     1484                           // The FIFO is shared with CONFIG_RSP FSM
     1485                           // and must we wait for allocation...
     1486    {
     1487        if ( r_alloc_fifo_config_rsp_local.read() )
    13861488        {
    13871489            config_rsp_fifo_put = true;
     
    13921494#if DEBUG_CONFIG_CMD
    13931495if( m_debug_activated )
    1394 std::cout << "  <IOB CONFIG_CMD_FIFO_PUT_RSP> Response to a local configuration request"
     1496std::cout << "  <IOB CONFIG_CMD_RSP> Response to a local configuration request"
    13951497          << std::endl;
    13961498#endif
    1397                 if(  p_vci_tgt_int.eop.read() ) r_config_cmd_fsm = CONFIG_CMD_IDLE;
     1499                r_config_cmd_fsm = CONFIG_CMD_IDLE;
    13981500            }
    13991501        }
     
    14031505
    14041506    //////////////////////////////////////////////////////////////////////////////
    1405     // The CONFIG_RSP_FSM handles the VCI responses from the periherals
     1507    // The CONFIG_RSP_FSM handles the 64 bits VCI responses from the periherals
    14061508    // on the IOX network and  writes the responses in the CONFIG_RSP fifo.
    1407     // The VCI response flit is only consumed in the FIFO_PUT state.
    1408     // This FSM is mainly intended to handle single flit config transactions,
    1409     // but it can also handle software driven, multi-flits data transactions.
     1509    // This FSM handle both single flit config responses, and multi-flits
     1510    // read responses (ROM), where data must be serialised (64 bits -> 32 bits).
     1511    // Note: We use the VCI RPKTID field to distinguish between read cached
     1512    // (multi-flits response) and others (single flit response).
     1513    // The VCI response flit is only consumed in the PUT_UNC or PUT_HI states.
    14101514    //////////////////////////////////////////////////////////////////////////////
    14111515
     
    14141518    /////////////////////
    14151519    case CONFIG_RSP_IDLE:  // waiting a VCI response from IOX network
     1520                           // flit on IOX network is not consumed
    14161521    {           
    14171522        if ( p_vci_ini_iox.rspval.read() )
    14181523                {
    1419             r_config_rsp_fsm = CONFIG_RSP_FIFO_PUT;
     1524            if ( (p_vci_ini_iox.rpktid.read() & 0x5) == 0x1 )   // multi-flits response
     1525            {
     1526                r_config_rsp_fsm   = CONFIG_RSP_PUT_LO;
     1527            }
     1528            else                                                // single flit response
     1529            {
     1530                r_config_rsp_fsm   = CONFIG_RSP_PUT_UNC;
     1531               
     1532                assert(  p_vci_ini_iox.reop.read() and
     1533                "ERROR in vci_io_bridge : a remote config response should be one flit");
     1534            }
    14201535                }
    14211536                break;
    14221537    }
    1423     /////////////////////////
    1424     case CONFIG_RSP_FIFO_PUT:  // try to write into CONFIG_RSP fifo
    1425                                // as soon as it is allocated
    1426     {
    1427         if ( p_vci_ini_iox.rspval.read() and not r_alloc_fifo_config_rsp_local.read() )
    1428         {
    1429             config_rsp_fifo_put = true;
    1430 
    1431             if ( m_config_rsp_data_fifo.wok() )
    1432             {
    1433                 if ( p_vci_ini_iox.reop.read() ) r_config_rsp_fsm = CONFIG_RSP_IDLE;   
     1538    ///////////////////////
     1539    case CONFIG_RSP_PUT_LO:   // try to write 32 low bits into CONFIG_RSP fifo
     1540                              // flit on IOX network is not consumed
     1541    {
     1542        if ( not r_alloc_fifo_config_rsp_local.read() and  m_config_rsp_data_fifo.wok() )       
     1543        {
     1544            r_config_rsp_fsm   = CONFIG_RSP_PUT_HI;
    14341545
    14351546#if DEBUG_CONFIG_RSP
    14361547if( m_debug_activated )
    1437 std::cout << "  <IOB CONFIG_RSP_FIFO_PUT> Push response into CONFIG_RSP fifo:"
     1548std::cout << "  <IOB CONFIG_RSP_PUT_LO> Push multi-flit response into CONFIG_RSP fifo:"
    14381549          << " / rsrcid = " << std::hex << p_vci_ini_iox.rsrcid.read()
    14391550          << " / rtrdid = " << p_vci_ini_iox.rtrdid.read()
    1440           << " / rdata = " << p_vci_ini_iox.rdata.read()
     1551          << " / rpktid = " << p_vci_ini_iox.rpktid.read()
     1552          << " / rdata = " << (uint32_t)p_vci_ini_iox.rdata.read()
     1553          << " / reop  = " << false
     1554          << " / rerror = " << p_vci_ini_iox.rerror.read() << std::endl;
     1555#endif
     1556        }
     1557        break;
     1558    }
     1559    ///////////////////////
     1560    case CONFIG_RSP_PUT_HI:    // try to write 32 high bits into CONFIG_RSP fifo
     1561                               // flit on IOX network is consumed if success
     1562    {
     1563        if ( not r_alloc_fifo_config_rsp_local.read() and  m_config_rsp_data_fifo.wok() )       
     1564        {
     1565            if( p_vci_ini_iox.reop.read() )    r_config_rsp_fsm = CONFIG_RSP_IDLE;
     1566            else                               r_config_rsp_fsm = CONFIG_RSP_PUT_LO;
     1567
     1568#if DEBUG_CONFIG_RSP
     1569if( m_debug_activated )
     1570std::cout << "  <IOB CONFIG_RSP_PUT_HI> Push multi-flit response into CONFIG_RSP fifo:"
     1571          << " / rsrcid = " << std::hex << p_vci_ini_iox.rsrcid.read()
     1572          << " / rtrdid = " << p_vci_ini_iox.rtrdid.read()
     1573          << " / rpktid = " << p_vci_ini_iox.rpktid.read()
     1574          << " / rdata = " << (uint32_t)(p_vci_ini_iox.rdata.read()>>32)
    14411575          << " / reop  = " << p_vci_ini_iox.reop.read()
    14421576          << " / rerror = " << p_vci_ini_iox.rerror.read() << std::endl;
    14431577#endif
    1444             }
    1445                        
     1578        }
     1579        break;
     1580    }
     1581    ////////////////////////
     1582    case CONFIG_RSP_PUT_UNC:   // try to write single flit into CONFIG_RSP fifo
     1583                               // flit on IOX network is consumed if success
     1584    {
     1585        if ( not r_alloc_fifo_config_rsp_local.read() and  m_config_rsp_data_fifo.wok() )       
     1586        {
     1587            r_config_rsp_fsm   = CONFIG_RSP_IDLE;
     1588
     1589#if DEBUG_CONFIG_RSP
     1590if( m_debug_activated )
     1591std::cout << "  <IOB CONFIG_RSP_PUT_UNC> Push single flit response into CONFIG_RSP fifo:"
     1592          << " / rsrcid = " << std::hex << p_vci_ini_iox.rsrcid.read()
     1593          << " / rtrdid = " << p_vci_ini_iox.rtrdid.read()
     1594          << " / rpktid = " << p_vci_ini_iox.rpktid.read()
     1595          << " / rdata = " << (uint32_t)p_vci_ini_iox.rdata.read()
     1596          << " / reop  = " << true
     1597          << " / rerror = " << p_vci_ini_iox.rerror.read() << std::endl;
     1598#endif
    14461599        }
    14471600        break;
     
    15751728            assert( ( (p_vci_ini_int.rerror.read()&0x1) == 0 ) and
    15761729            "VCI_IO_BRIDGE ERROR: IRQ Write response error !!!" );
    1577              // TODO traiter error using the IOMMU IRQ
     1730             // TODO handling error when using the IOMMU IRQ
    15781731
    15791732#if DEBUG_MISS_WTI
     
    16411794    if ( r_alloc_fifo_config_rsp_local.read() )
    16421795    {
    1643         if ( (r_config_rsp_fsm.read() == CONFIG_RSP_FIFO_PUT) and
    1644              (r_config_cmd_fsm.read() != CONFIG_CMD_FIFO_PUT_RSP) )
     1796        if ( (r_config_rsp_fsm.read() != CONFIG_RSP_IDLE) and   // config_rsp_fsm requiring
     1797             (r_config_cmd_fsm.read() != CONFIG_CMD_RSP) )      // config_cmd_fsm not requiring
    16451798        r_alloc_fifo_config_rsp_local = false;
    16461799    }
    16471800    else
    16481801    {
    1649         if ( (r_config_cmd_fsm.read() == CONFIG_CMD_FIFO_PUT_RSP) and
    1650              (r_config_rsp_fsm.read() != CONFIG_RSP_FIFO_PUT) )
     1802        if ( (r_config_cmd_fsm.read() == CONFIG_CMD_RSP) and    // config_cmd_fsm requiring
     1803             (r_config_rsp_fsm.read() == CONFIG_RSP_IDLE) )     // config_rsp_fsm not requiring
    16511804        r_alloc_fifo_config_rsp_local = true;
    16521805    }
     
    17861939    m_config_cmd_addr_fifo.update(   config_cmd_fifo_get,
    17871940                                     config_cmd_fifo_put,
    1788                                      p_vci_tgt_int.address.read() );
     1941                                     r_config_cmd_address.read() );
    17891942    m_config_cmd_cmd_fifo.update(    config_cmd_fifo_get,
    17901943                                     config_cmd_fifo_put,
    1791                                      p_vci_tgt_int.cmd.read() );
     1944                                     r_config_cmd_cmd.read() );
    17921945    m_config_cmd_contig_fifo.update( config_cmd_fifo_get,
    17931946                                     config_cmd_fifo_put,
    1794                                      p_vci_tgt_int.contig.read() );
     1947                                     r_config_cmd_contig.read() );
    17951948    m_config_cmd_cons_fifo.update(   config_cmd_fifo_get,
    17961949                                     config_cmd_fifo_put,
    1797                                      p_vci_tgt_int.cons.read() );
     1950                                     r_config_cmd_cons.read() );
    17981951    m_config_cmd_plen_fifo.update(   config_cmd_fifo_get,
    17991952                                     config_cmd_fifo_put,
    1800                                      p_vci_tgt_int.plen.read() );
     1953                                     r_config_cmd_plen.read() );
    18011954    m_config_cmd_wrap_fifo.update(   config_cmd_fifo_get,
    18021955                                     config_cmd_fifo_put,
    1803                                      p_vci_tgt_int.wrap.read() );
     1956                                     r_config_cmd_wrap.read() );
    18041957    m_config_cmd_cfixed_fifo.update( config_cmd_fifo_get,
    18051958                                     config_cmd_fifo_put,
    1806                                      p_vci_tgt_int.cfixed.read() );
     1959                                     r_config_cmd_cfixed.read() );
    18071960    m_config_cmd_clen_fifo.update(   config_cmd_fifo_get,
    18081961                                     config_cmd_fifo_put,
    1809                                      p_vci_tgt_int.clen.read() );
     1962                                     r_config_cmd_clen.read() );
    18101963    m_config_cmd_srcid_fifo.update(  config_cmd_fifo_get,
    18111964                                     config_cmd_fifo_put,
    1812                                      p_vci_tgt_int.srcid.read() );
     1965                                     r_config_cmd_srcid.read() );
    18131966    m_config_cmd_trdid_fifo.update(  config_cmd_fifo_get,
    18141967                                     config_cmd_fifo_put,
    1815                                      p_vci_tgt_int.trdid.read() );
     1968                                     r_config_cmd_trdid.read() );
    18161969    m_config_cmd_pktid_fifo.update(  config_cmd_fifo_get,
    18171970                                     config_cmd_fifo_put,
    1818                                      p_vci_tgt_int.pktid.read() );
     1971                                     r_config_cmd_pktid.read() );
    18191972    m_config_cmd_data_fifo.update(   config_cmd_fifo_get,
    18201973                                     config_cmd_fifo_put,
    1821                                      (ext_data_t)p_vci_tgt_int.wdata.read() );
     1974                                     r_config_cmd_wdata.read() );
    18221975    m_config_cmd_be_fifo.update(     config_cmd_fifo_get,
    18231976                                     config_cmd_fifo_put,
    1824                                      p_vci_tgt_int.be.read() );
     1977                                     r_config_cmd_be.read() );
    18251978    m_config_cmd_eop_fifo.update(    config_cmd_fifo_get,
    18261979                                     config_cmd_fifo_put,
    1827                                      p_vci_tgt_int.eop.read() );
     1980                                     r_config_cmd_eop.read() );
    18281981   
    18291982    //////////////////////////////////////////////////////////////////////////
     
    18371990        m_config_rsp_data_fifo.update(   config_rsp_fifo_get,
    18381991                                         config_rsp_fifo_put,
    1839                                          (int_data_t)r_config_cmd_rdata.read() );
     1992                                         r_config_cmd_rdata.read() );
    18401993        m_config_rsp_rsrcid_fifo.update( config_rsp_fifo_get,
    18411994                                         config_rsp_fifo_put,
     
    18572010                                                 // response for a remote transaction
    18582011    {
     2012        // PUT  depends on CONFIG_RSP FSM state
     2013        uint32_t rdata;
     2014        bool     reop;
     2015        if ( r_config_rsp_fsm.read() == CONFIG_RSP_PUT_HI )
     2016        {
     2017            config_rsp_fifo_put = true;
     2018            rdata               = (uint32_t)(p_vci_ini_iox.rdata.read()>>32);
     2019            reop                = p_vci_ini_iox.reop.read();
     2020        }
     2021        else if ( r_config_rsp_fsm.read() == CONFIG_RSP_PUT_LO )
     2022        {
     2023            config_rsp_fifo_put = true;
     2024            rdata               = (uint32_t)(p_vci_ini_iox.rdata.read());
     2025            reop                = false;
     2026        }
     2027        else if ( r_config_rsp_fsm.read() == CONFIG_RSP_PUT_UNC )
     2028        {
     2029            config_rsp_fifo_put = true;
     2030            rdata               = (uint32_t)(p_vci_ini_iox.rdata.read());
     2031            reop                = true;
     2032        }
     2033        else
     2034        {
     2035            config_rsp_fifo_put = false;
     2036            rdata               = 0;
     2037            reop                = false;;
     2038        }
     2039
    18592040        m_config_rsp_data_fifo.update(   config_rsp_fifo_get,
    18602041                                         config_rsp_fifo_put,
    1861                                          (int_data_t)p_vci_ini_iox.rdata.read() );
     2042                                         rdata );
    18622043        m_config_rsp_rsrcid_fifo.update( config_rsp_fifo_get,
    18632044                                         config_rsp_fifo_put,
     
    18712052        m_config_rsp_reop_fifo.update(   config_rsp_fifo_get,
    18722053                                         config_rsp_fifo_put,
    1873                                          p_vci_ini_iox.reop.read() );
     2054                                         reop );
    18742055        m_config_rsp_rerror_fifo.update( config_rsp_fifo_get,
    18752056                                         config_rsp_fifo_put,
     
    19202101        p_vci_tgt_iox.cmdack  = m_dma_rsp_data_fifo.wok();
    19212102        break;
    1922     }// end switch r_dma_cmd_fsm
     2103    }
    19232104
    19242105    // VCI target response on IOX network
     
    19482129    p_vci_ini_iox.cmd     = m_config_cmd_cmd_fifo.read();
    19492130    p_vci_ini_iox.contig  = m_config_cmd_contig_fifo.read();
    1950     p_vci_ini_iox.wdata   = (ext_data_t)m_config_cmd_data_fifo.read();
     2131    p_vci_ini_iox.wdata   = m_config_cmd_data_fifo.read();
    19512132    p_vci_ini_iox.eop     = m_config_cmd_eop_fifo.read();
    19522133    p_vci_ini_iox.cons    = m_config_cmd_cons_fifo.read();
     
    19652146    {
    19662147    case CONFIG_CMD_IDLE:
     2148        p_vci_tgt_int.cmdack  = true;
     2149        break;
     2150    case CONFIG_CMD_NEXT: 
     2151        p_vci_tgt_int.cmdack  = true;
     2152        break;
     2153    case CONFIG_CMD_PUT:         
    19672154        p_vci_tgt_int.cmdack  = false;
    19682155        break;
    1969     case CONFIG_CMD_FIFO_PUT_CMD:         
    1970         p_vci_tgt_int.cmdack  = m_config_cmd_addr_fifo.wok();
    1971         break;
    1972     case CONFIG_CMD_FIFO_PUT_RSP:         
    1973         p_vci_tgt_int.cmdack  = m_config_rsp_data_fifo.wok() and
    1974                                 r_alloc_fifo_config_rsp_local.read();
    1975         break;
    1976     }// end switch r_config_cmd_fsm
     2156    case CONFIG_CMD_RSP:         
     2157        p_vci_tgt_int.cmdack  = false;
     2158        break;
     2159    }
    19772160
    19782161    // VCI target response on INT network
     
    19912174
    19922175        p_vci_ini_iox.rspack = m_config_rsp_data_fifo.wok() and
    1993                            (r_config_rsp_fsm.read() == CONFIG_RSP_FIFO_PUT) and
    1994                            not r_alloc_fifo_config_rsp_local.read();
     2176                           not r_alloc_fifo_config_rsp_local.read() and
     2177                           ( (r_config_rsp_fsm.read() == CONFIG_RSP_PUT_UNC) or
     2178                             (r_config_rsp_fsm.read() == CONFIG_RSP_PUT_HI) );
    19952179
    19962180    // VCI initiator command  on INT network
Note: See TracChangeset for help on using the changeset viewer.