source: vis_dev/vis-2.1/examples/s1269/s1269.ord @ 15

Last change on this file since 15 was 11, checked in by cecile, 13 years ago

Add vis

File size: 4.6 KB
Line 
1# vis release 1.4 (compiled 20-Jun-02 at 7:12 PM)
2# network name: unnamed
3# generated: Tue Jul  2 10:55:31 2002
4#
5# name           type            mddId vals levs
6TESTMODE        primary-input       17    2 (0)
7oLDALUout$NS    shadow               1    2 (1)
8oLDALUout       latch                0    2 (2)
9qLDALUout       latch               90    2 (3)
10qLDALUout$NS    shadow              91    2 (4)
11qShiftRight     latch               64    2 (5)
12qShiftRight$NS  shadow              65    2 (6)
13I681            latch                9    2 (7)
14I681$NS         shadow              10    2 (8)
15I680            latch                3    2 (9)
16I680$NS         shadow               4    2 (10)
17I679$NS         shadow               8    2 (11)
18I679            latch                7    2 (12)
19qPass1$NS       shadow              27    2 (13)
20qPass1          latch               26    2 (14)
21I683$NS         shadow              15    2 (15)
22I683            latch               14    2 (16)
23INS_2           primary-input       21    2 (17)
24qINSo_2$NS      shadow              61    2 (18)
25qINSo_2         latch               60    2 (19)
26INS_1           primary-input       16    2 (20)
27qINSo_1$NS      shadow              19    2 (21)
28qINSo_1         latch               18    2 (22)
29qINSo_0         latch               62    2 (23)
30qINSo_0$NS      shadow              63    2 (24)
31INS_0           primary-input       20    2 (25)
32qPass2          latch               22    2 (26)
33qPass2$NS       shadow              23    2 (27)
34I682            latch                5    2 (28)
35I682$NS         shadow               6    2 (29)
36MQ_q_0          latch               11    2 (30)
37MQ_q_0$NS       shadow              12    2 (31)
38LDAcc           primary-input       81    2 (32)
39DR_q_7          latch               56    2 (33)
40DR_q_7$NS       shadow              57    2 (34)
41STDR            primary-input       48    2 (35)
42Acc_q_7         latch               58    2 (36)
43Acc_q_7$NS      shadow              59    2 (37)
44LDMQ            primary-input       78    2 (38)
45inBUS_7         primary-input       88    2 (39)
46inBUS_0         primary-input       82    2 (40)
47DR_q_0          latch               46    2 (41)
48DR_q_0$NS       shadow              47    2 (42)
49Acc_q_0         latch               49    2 (43)
50Acc_q_0$NS      shadow              50    2 (44)
51MQ_q_7$NS       shadow              80    2 (45)
52MQ_q_7          latch               79    2 (46)
53Acc_q_1         latch               44    2 (47)
54Acc_q_1$NS      shadow              45    2 (48)
55DR_q_1          latch               42    2 (49)
56DR_q_1$NS       shadow              43    2 (50)
57inBUS_1         primary-input       83    2 (51)
58MQ_q_1          latch               76    2 (52)
59MQ_q_1$NS       shadow              77    2 (53)
60Acc_q_2         latch               32    2 (54)
61Acc_q_2$NS      shadow              33    2 (55)
62DR_q_2          latch               30    2 (56)
63DR_q_2$NS       shadow              31    2 (57)
64inBUS_2         primary-input       84    2 (58)
65MQ_q_2          latch               74    2 (59)
66MQ_q_2$NS       shadow              75    2 (60)
67DR_q_3          latch               24    2 (61)
68DR_q_3$NS       shadow              25    2 (62)
69Acc_q_3         latch               28    2 (63)
70Acc_q_3$NS      shadow              29    2 (64)
71inBUS_3         primary-input       85    2 (65)
72MQ_q_3          latch               72    2 (66)
73MQ_q_3$NS       shadow              73    2 (67)
74LDDR            primary-input        2    2 (68)
75Acc_q_4$NS      shadow              37    2 (69)
76Acc_q_4         latch               36    2 (70)
77DR_q_4          latch               34    2 (71)
78DR_q_4$NS       shadow              35    2 (72)
79inBUS_4         primary-input       87    2 (73)
80MQ_q_4          latch               70    2 (74)
81MQ_q_4$NS       shadow              71    2 (75)
82DR_q_5          latch               38    2 (76)
83DR_q_5$NS       shadow              39    2 (77)
84DR_q_6$NS       shadow              53    2 (78)
85DR_q_6          latch               52    2 (79)
86inBUS_6         primary-input       89    2 (80)
87inBUS_5         primary-input       86    2 (81)
88Acc_q_5         latch               40    2 (82)
89Acc_q_5$NS      shadow              41    2 (83)
90MQ_q_5          latch               68    2 (84)
91MQ_q_5$NS       shadow              69    2 (85)
92STMQ            primary-input       13    2 (86)
93MQ_q_6          latch               66    2 (87)
94MQ_q_6$NS       shadow              67    2 (88)
95STAcc           primary-input       51    2 (89)
96Acc_q_6         latch               54    2 (90)
97Acc_q_6$NS      shadow              55    2 (91)
Note: See TracBrowser for help on using the repository browser.