| 1 | VLSI TD-TME |
| 2 | Décryptage |
| 3 | Question I décryptage d'un schéma |
| 4 | Donner la fonction logique réalisée par les schémas suivants (vous donnerez son nom dans la terminologie |
| 5 | SXLIB) : |
| 6 | |
| 7 | |
| 8 | |
| 9 | Question II génération d'un schéma |
| 10 | Donner le schéma CMOS réalisant les fonctions logiques suivantes (vous donnerez également son nom dans la |
| 11 | terminologie SXLIB) : |
| 12 | · q = i0 OR i1 |
| 13 | · nq = NOT ( i0 AND i1 AND i2 ) |
| 14 | · q = (i0 OR i1) OR ( i2 AND i3 AND i4) |
| 15 | Question III décryptages de "dessins de masques" |
| 16 | Donner les schémas en transistors correspondant aux différentes cellules mystères se trouvant dans le répertoire : |
| 17 | ~jeanlou/VLSI2003-2004/cellules_myst/ |
| 18 | Question IV dessin de masque |
| 19 | En vous inspirant des cellules mystères dessinez (avec GRAAL) la cellule a2_x2.ap. Vous prendrez soin de |
| 20 | respecter les règles de dessin (à vérifier avec DRUC). |
| 21 | i1 |
| 22 | i1 |
| 23 | VSS |
| 24 | VDD |
| 25 | i0 |
| 26 | nq |
| 27 | i0 |
| 28 | i0 i1 |