Changes between Version 7 and Version 8 of MethoCourseTp1
- Timestamp:
- Apr 6, 2007, 7:26:25 PM (18 years ago)
Legend:
- Unmodified
- Added
- Removed
- Modified
-
MethoCourseTp1
v7 v8 10 10 un petit circuit très simple : un additionneur accumulateur que nous appellerons ''addaccu''. 11 11 La spécification fonctionnelle de de ce circuit est décrite [wiki:SpecificationAddaccu ici]. 12 La chaîne de CAO ''ALLIANCE'' utilisée dans ce TP n'accepte qu'un sous-ensemble du13 langage VHDL. Pour la description comportementale on adopte le style ''data-flow''.14 12 15 L'outil utilisé aujourd'hui est le compilateur/simulateur VHDL '''asimut'''. 13 L'outil de simulation utilisé aujourd'hui est le compilateur/simulateur VHDL '''asimut''', 14 qui fait partie de la chaîne de CAO ''ALLIANCE'' développée au laboratoire LIP6. 16 15 17 16 Vous pouvez obtenir des informations détaillées sur n'importe quel outil … … 33 32 = A) Modélisation zero-delay = 34 33 35 Une description comportementale "data-flow" est une description qui ne contient que 36 des assignations concurrentes. Ces assignations peuvent contenir des informations temporelles : 34 Le simulateur '''asimut''' n'accepte qu'un sous-ensemble du langage VHDL, en particulier pour 35 la description comportementale qui ne doit contenir que des "assignations concurrentes", 36 ce qui correspond au style ''data-flow''. 37 38 Ces assignations peuvent contenir des informations temporelles : 37 39 {{{ 38 40 c <= a AND b AFTER 300ps;