Changes between Version 16 and Version 17 of MethoCourseTp2
- Timestamp:
- Apr 8, 2007, 12:14:02 AM (18 years ago)
Legend:
- Unmodified
- Added
- Removed
- Modified
-
MethoCourseTp2
v16 v17 90 90 }}} 91 91 92 = C) Modélisation comportementale des blocs et simulation = 93 94 Pour chacun des trois blocs, il faut maintenant écrire un modèle VHDL comportemental. 95 Vous devez donc écrire les trois : ''adder.vbe'', ''mux.vbe'', et ''accu.vbe''. 96 97 Vous pouvez évidemment vous inspirer du style d'écriture VHDL utilisé dans le fichier ''addaccu.vbe'' pour écrire ces trois fichiers. 92 = C) Simulation = 98 93 99 94 Le simulateur '''asimut''', comme tous les simulateurs VHDL est capable de simuler aussi bien une description … … 101 96 a condition que les modèles comportementaux des blocs instanciés soient disponibles. 102 97 98 Il faut donc créer dans le répertoire ''tp2'' les trois fichiers ''adder.vbe'', ''mux.vbe'', et ''accu.vbe''. 99 Vous pouvez pour cela importer les modèles fournis ci-dessus par un simple copier/coller. 100 103 101 Dans le cas d'une description structurelle, certains blocs instanciés peuvent être eux-mêmes décrits de façon structurelle. 104 On parle alors de description hiérarchique "multi-niveaux", et le nombre de niveaux peut être quelconque. Il faut donc indiquer 105 au simulateur quels sont les blocs "terminaux", pour lesquels il existe une description comportementale. 102 On parle alors de description hiérarchique "multi-niveaux", et le nombre de niveaux peut être quelconque. Il faut donc indiquer au simulateur quels sont les blocs "terminaux", pour lesquels il existe une description comportementale. 106 103 Le simulateur '''asimut''' trouve cette information dans le fichier ''CATAL''. 107 104 Ce fichier est un fichier texte contenant les noms des blocs terminaux (un composant par ligne), suivi de la lettre C :