wiki:WikiStart

Version 102 (modified by franck, 6 years ago) (diff)

--

Architecture Logicielle et Matérielle des Ordinateurs (ALMO) - 3I004

Organisation 2018

Site annuel du module ALMO sur le site de la licence

Cours
lundi 8h45-10h30 24-25-201 (provisoire) Franck Wajsbürt
TD - TP
G1 lundi 10h45-15h45 TD 24-25 — 104 TP 24-25 — 202 Franck Wajsbürt
G2 lundi 16h00-19h45 TD 24-25 — 108 TP 14-15 — 308 Alain Greiner
G3 mercredi 14h00-17h45 TD 24-25 — 108 TP 24-25 — 302 Quentin Meunier
G4 vendredi 14h00-17h45 TD 14-24 — 108 TP 24-25 — 302 Emmanuelle Encrenaz et Pirouz Bazargan
sem Cours TD/TP Interro
37 C0 Vue d'ensemble du module
38 C1Asembleur MIPS TD1
TP1
Programmation Assembleur
Présentation XSPIM
39 C2Utilisation de la pile & appels de fonctions TD2
TP2
Appels de fonctions
Programmation fonctions / XSP:IM
40 C3 Interruptions / Exceptions /Trappes + GCC TD3
TP3
Programme complet
Génération de code GCC / XSPIM
41 C4 Bus système et périphériques / GIET TD4
TP4
Architecture mono-processeur
Génération de code pour SoCLib
Assemb
42 C5 Hiérarchie mémoire et techniques de cache TD5
TP5
Principe des mémoires cache
Effets de cache
43 C6 Caches (suite) Interrupts, exceptions, trappes TD6
TP6
Performances caches
Perfs caches
44 Vacances
45 Partiel corrigé
46 C7Accès aux périphériques : ICU, TTY, TIMER TD7
TP7
Analyse GIET
Communications par interruptions
Cache
47 C8 Périphériques DMA : contrôleurs disque et réseau TD8
TP8
Périphériques DMA
contrôleurs IOC, DMA et FB
48 C9 Multiplexage temporel & Commutation de tâches TD9
TP9
Commutation de tâches
Commutation de tâches
Giet
49 C10 Principe Mémoire Virtuelle et MMU/TLB TD10
TP10
Partage du bus système
Architecture multi-processeur
50 C11 Programmation parallèle multi-tâches et synchro TD11
TP11
mémoire virtuelle
Rattrapage
Switch
51 Révisions guidées
52 Vacances
1 Vacances
2 1ère Session

Sujets de TD

Sujets de TP

Documents

Documentation architecture matérielle

Annales d'examen